首页> 外国专利> Load balanced interrupt handling in an embedded symmetric multiprocessor system

Load balanced interrupt handling in an embedded symmetric multiprocessor system

机译:嵌入式对称多处理器系统中的负载平衡中断处理

摘要

In an embedded symmetric multiprocessor (ESMP) system it is desirable to maintain equal central processing unit load balance. When an interrupt occurs, a single central processing receives the interrupt and then passes information to the central processing unit scheduling software. This software will in turn determine which central processing unit can best handle the interrupt. Because the scheduling software is able to determine which central processing unit handles the interrupt process, it can maintain central processing unit load balancing resulting in better system performance.
机译:在嵌入式对称多处理器(ESMP)系统中,希望保持相等的中央处理单元负载平衡。当发生中断时,单个中央处理程序接收该中断,然后将信息传递给中央处理单元调度软件。该软件将依次确定哪个中央处理单元可以最好地处理该中断。因为调度软件能够确定哪个中央处理单元处理中断过程,所以它可以维持中央处理单元的负载平衡,从而获得更好的系统性能。

著录项

  • 公开/公告号US7444639B2

    专利类型

  • 公开/公告日2008-10-28

    原文格式PDF

  • 申请/专利权人 STEVEN R. JAHNKE;

    申请/专利号US20020256697

  • 发明设计人 STEVEN R. JAHNKE;

    申请日2002-09-27

  • 分类号G06F9/46;

  • 国家 US

  • 入库时间 2022-08-21 20:10:49

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号