首页> 外国专利> Partially matched partial output cache device for computer arithmetic operations.

Partially matched partial output cache device for computer arithmetic operations.

机译:部分匹配的部分输出缓存设备,用于计算机算术运算。

摘要

An arithmetic device having a cache for performing arithmetic operations is provided. The cache stores previously performed resultant data and operand for an arithmetic operation and upon receiving a same operand to be operated upon, the corresponding stored resultant data is output, bypassing the arithmetic processing and operation by the processor. The device having the cache is also configured for outputting a partial resultant output for a partially matched operand. IMAGE
机译:提供一种具有用于执行算术运算的高速缓存的算术装置。高速缓存器存储先前执行的结果数据和用于算术运算的操作数,并且在接收到要对其进行操作的相同操作数时,输出相应的存储的结果数据,从而绕过处理器的算术处理和操作。具有高速缓存的设备还被配置用于输出部分匹配的操作数的部分结果输出。 <图像>

著录项

  • 公开/公告号JP4574030B2

    专利类型

  • 公开/公告日2010-11-04

    原文格式PDF

  • 申请/专利权人 三星電子株式会社;

    申请/专利号JP20010031314

  • 发明设计人 李 会 鎮;

    申请日2001-02-07

  • 分类号G06F7/552;G06F12/08;

  • 国家 JP

  • 入库时间 2022-08-21 18:59:56

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号