首页> 外国专利> Serial interface cache controller including comparison control unit and finite state machine, control method and micro-controller system using the same

Serial interface cache controller including comparison control unit and finite state machine, control method and micro-controller system using the same

机译:包括比较控制单元和有限状态机的串行接口高速缓冲存储器控制器,控制方法和使用其的微控制器系统

摘要

A serial interface cache controller, control method and micro-controller system using the same. The controller includes L rows of address tags, wherein each row of address tags includes an M-bits block tag and an N-bits valid area tag. The M-bits block tag records an address block of T-byte data stored in an internal cache memory, and the N-bits valid area tag records valid bit sectors in the address block. Each valid bit sector has the size of T/N bytes. The controller needs to read T/N bytes of data from an external memory to the internal cache memory at each time without the need of reading the T-byte data of the whole address block. Because the T-byte data of the whole address block is not necessary to be read by the micro-controller, the waiting time of the micro-controller may be shortened, and the performance can be increased.
机译:串行接口高速缓存控制器,控制方法和使用其的微控制器系统。控制器包括L行地址标签,其中每行地址标签包括M位的块标签和N位的有效区域标签。 M位块标签记录存储在内部高速缓冲存储器中的T字节数据的地址块,而N位有效区域标签记录地址块中的有效位扇区。每个有效位扇区的大小为T / N字节。控制器每次都需要从外部存储器向内部高速缓冲存储器读取T / N字节的数据,而无需读取整个地址块的T字节数据。由于微控制器不必读取整个地址块的T字节数据,因此可以缩短微控制器的等待时间,并可以提高性能。

著录项

  • 公开/公告号US8214593B2

    专利类型

  • 公开/公告日2012-07-03

    原文格式PDF

  • 申请/专利权人 HAN-HUAH HSU;

    申请/专利号US20090620987

  • 发明设计人 HAN-HUAH HSU;

    申请日2009-11-18

  • 分类号G06F13/00;

  • 国家 US

  • 入库时间 2022-08-21 17:27:23

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号