首页> 外国专利> Dynamic reconfiguration support program, dynamic reconfiguration support device, and dynamic reconfiguration support method

Dynamic reconfiguration support program, dynamic reconfiguration support device, and dynamic reconfiguration support method

机译:动态重配置支持程序,动态重配置支持设备和动态重配置支持方法

摘要

An apparatus controls a circuit having rewritable processor elements and includes an acquiring unit that acquires information concerning a first task under execution by the circuit; a reading unit that, when the information concerning the first task is acquired, reads from a memory, a completion time of the first task; a first calculating unit that calculates a deadline time using the read completion time; an identifying unit that refers to scheduling information in the memory and identifies for a second task, the quantity of processor elements to be rewritten by the deadline time; a second calculating unit that divides the identified quantity of the processor elements by the deadline time to calculate the quantity of processor elements to be rewritten per unit time; and an executing unit that causes the circuit to rewrite the processor elements for the second task, in the quantity per unit time calculated.
机译:一种设备,其控制具有可重写处理器元件的电路,并且包括:获取单元,其获取与所述电路正在执行的第一任务有关的信息;以及读取单元,当获取到与第一任务有关的信息时,从存储器中读取第一任务的完成时间;第一计算单元,使用读取的完成时间来计算截止时间;识别单元,其参考存储器中的调度信息,并为第二任务识别要在截止时间之前重写的处理器元件的数量;第二计算单元,将所识别的处理器元件的数量除以截止时间,以计算每单位时间要重写的处理器元件的数量;执行单元,其使电路以计算出的每单位时间的数量重写用于第二任务的处理器元件。

著录项

  • 公开/公告号JP5256967B2

    专利类型

  • 公开/公告日2013-08-07

    原文格式PDF

  • 申请/专利权人 富士通株式会社;

    申请/专利号JP20080249097

  • 发明设计人 山本 達也;

    申请日2008-09-26

  • 分类号G06F15/80;G06F9/48;G06F1/32;G06F1/26;

  • 国家 JP

  • 入库时间 2022-08-21 16:55:08

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号