首页> 外文学位 >Design modifications and platform implementation procedures for supporting dynamic partial reconfiguration of FPGA applications.
【24h】

Design modifications and platform implementation procedures for supporting dynamic partial reconfiguration of FPGA applications.

机译:设计修改和平台实现过程,用于支持FPGA应用程序的动态部分重配置。

获取原文
获取原文并翻译 | 示例

摘要

Dynamic partial reconfiguration of FPGAs allows systems to autonomously alter sections of their design during runtime based on the state of the system. This functionality provides size, weight, and power benefits that are useful in extreme environments such as space. Therefore, NASA has requested research into the feasibility of using a commercial off-the-shelf software flow to convert a static HDL design to support partial reconfiguration. This project presents an analysis of this conversion process using the Xilinx Partial Reconfiguration Flow to convert the static design for the ITU G.729 Voice Decoder. This paper explores the design modifications that must be made to allow for partial reconfiguration. Furthermore, an in-depth description of how to set up the hardware platform to support the HDL application is provided. Finally, timing and size data are presented and analyzed to empirically show the benefits and limitations of using dynamic partial reconfiguration.
机译:FPGA的动态部分重配置允许系统在运行时根据系统状态自主更改其设计部分。此功能提供了尺寸,重量和功耗方面的优势,这在极端环境(例如空间)中很有用。因此,NASA已要求研究使用现成的商业软件流程转换静态HDL设计以支持部分重新配置的可行性。该项目使用Xilinx部分重配置流程对ITU G.729语音解码器的静态设计进行转换,对该转换过程进行了分析。本文探讨了为了进行部分重新配置而必须进行的设计修改。此外,提供了有关如何设置硬件平台以支持HDL应用程序的深入描述。最后,提供了时序和大小数据并进行了分析,以凭经验显示使用动态部分重新配置的好处和局限性。

著录项

  • 作者

    Owens, Sean Gabriel.;

  • 作者单位

    Mississippi State University.;

  • 授予单位 Mississippi State University.;
  • 学科 Engineering Computer.;Engineering Electronics and Electrical.
  • 学位 M.S.
  • 年度 2013
  • 页码 145 p.
  • 总页数 145
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号