首页> 外国专利> Method and structure for producing high performance linear algebra routines using composite blocking based on L1 cache size

Method and structure for producing high performance linear algebra routines using composite blocking based on L1 cache size

机译:基于L1缓存大小使用复合块生成高性能线性代数例程的方法和结构

摘要

A method (and structure) for performing a matrix subroutine, includes storing data for a matrix subroutine call in a computer memory in an increment block size that is based on a cache size.
机译:一种用于执行矩阵子例程的方法(和结构),包括用于矩阵子例程调用的数据以基于高速缓存大小的增量块大小存储在计算机存储器中。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号