首页> 外国专利> Method for preventing delamination and cracks in group III-V wafers

Method for preventing delamination and cracks in group III-V wafers

机译:防止Ⅲ-Ⅴ族晶片分层和破裂的方法

摘要

In an exemplary implementation, a method includes growing a III-Nitride body over a group IV substrate in a semiconductor wafer. The method includes forming at least one device layer over the III-Nitride body. The method also includes etching grid array trenches in the III-Nitride body, where the etching of the grid array trenches may extend into the group IV substrate. The method can also include forming an edge trench around a perimeter of the semiconductor wafer. The method further includes forming separate dies by cutting the semiconductor wafer approximately along the grid array trenches.
机译:在示例性实施方式中,一种方法包括在半导体晶片中的第IV族衬底上方生长III族氮化物体。该方法包括在III族氮化物主体上形成至少一个器件层。该方法还包括在III族氮化物主体中蚀刻栅格阵列沟槽,其中栅格阵列沟槽的蚀刻可以延伸到IV族衬底中。该方法还可包括围绕半导体晶片的周边形成边缘沟槽。该方法还包括通过大致沿着栅格阵列沟槽切割半导体晶片来形成单独的管芯。

著录项

  • 公开/公告号US9490172B2

    专利类型

  • 公开/公告日2016-11-08

    原文格式PDF

  • 申请/专利权人 INFINEON TECHNOLOGIES AMERICAS CORP.;

    申请/专利号US201514945338

  • 发明设计人 MICHAEL A. BRIERE;

    申请日2015-11-18

  • 分类号H01L21/00;H01L21/78;H01L29/20;H01L21/02;H01L23/00;

  • 国家 US

  • 入库时间 2022-08-21 14:30:38

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号