首页> 外国专利> Self-repair logic for stacked memory architecture

Self-repair logic for stacked memory architecture

机译:堆叠内存架构的自修复逻辑

摘要

Self-repair logic for stacked memory architecture. An embodiment of a memory device includes a memory stack having one or more memory die elements, including a first memory die element, and a system element coupled with the memory stack. The first memory die element includes multiple through silicon vias (TSVs), the TSVs including data TSVs and one or more spare TSVs, and self-repair logic to repair operation of a defective TSV of the plurality of data TSVs, the repair of operation of the defective TSV including utilization of the one or more spare TSVs.
机译:堆叠内存架构的自修复逻辑。存储设备的实施例包括具有一个或多个存储器裸片元件的存储器堆叠,该存储器裸片元件包括第一存储器裸片元件,以及与该存储器堆叠耦合的系统元件。第一存储管芯元件包括多个硅通孔(TSV),TSV包括数据TSV和一个或多个备用TSV,以及自我修复逻辑,以修复多个数据TSV中有缺陷的TSV的操作,修复TSV的操作。有缺陷的TSV,包括使用一个或多个备用TSV。

著录项

  • 公开/公告号US10224115B2

    专利类型

  • 公开/公告日2019-03-05

    原文格式PDF

  • 申请/专利权人 INTEL CORPORATION;

    申请/专利号US201715589308

  • 申请日2017-05-08

  • 分类号G11C29;G11C29/02;G11C29/44;G11C29/04;H01L21/66;H01L25/065;H01L23/48;

  • 国家 US

  • 入库时间 2022-08-21 12:09:24

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号