首页> 外国专利> SPEED CONVERTER FOR FPGA-BASED UFS PROTOTYPES

SPEED CONVERTER FOR FPGA-BASED UFS PROTOTYPES

机译:基于FPGA的UFS原型的速度转换器

摘要

A method for generating FPGA-based prototype systems capable of implementing UFS HS-G4 communication protocols using inexpensive/slow FPGAs. ASIC/SoC-targeted circuit designs are modified to include a speed converter that causes a UFS controller to generate transmitted data streams at one-half operating speed (e.g., 146 MHz) during HS-G4 operations, modifies the transmitted data streams to intersperse filler data values between transmitted data values, and transmits the modified data streams to M-PHY physical interconnect devices (PIDs) at full speed (e.g., 292 MHz). The speed converter also receives full-speed HS-G4 data streams that include both data and filler values and causes the UFS controller to operate at one-half operating speed (e.g., 146 MHz) such that only data values are read. PLD-based prototype systems that include separate M-PHY PIDs mounted on PCBs are efficiently configured to implement the modified circuit design. A prototyping tool automatically incorporates the speed converters into submitted ASIC/SoC-targeted circuit designs.
机译:一种用于生成基于FPGA原型系统的方法,该系统能够使用廉价/慢速FPGA来实现UFS HS-G4通信协议。修改了针对ASIC / SoC的电路设计,以包括一个速度转换器,该速度转换器使UFS控制器在HS-G4操作期间以一半的操作速度(例如146 MHz)生成发送的数据流,并对发送的数据流进行修改以散布填充物在传输的数据值之间传输数据值,并以全速(例如292 MHz)将修改后的数据流传输到M-PHY物理互连设备(PID)。速度转换器还接收包括数据和填充符值的全速HS-G4数据流,并使UFS控制器以一半的操作速度(例如146 MHz)操作,从而仅读取数据值。包括安装在PCB上的单独M-PHY PID在内的基于PLD的原型系统得到了有效配置,以实现改进的电路设计。原型工具会自动将速度转换器整合到已提交的以ASIC / SoC为目标的电路设计中。

著录项

  • 公开/公告号US2019377846A1

    专利类型

  • 公开/公告日2019-12-12

    原文格式PDF

  • 申请/专利权人 SYNOPSYS INC.;

    申请/专利号US201916434435

  • 发明设计人 RAMESH HANCHINAL;SUNIL RAIDURGAM VENKAT;

    申请日2019-06-07

  • 分类号G06F17/50;G06F13/16;G06F13/40;

  • 国家 US

  • 入库时间 2022-08-21 11:25:23

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号