首页> 中国专利> 一种基于Arria10 FPGA的双处理节点的信号处理系统

一种基于Arria10 FPGA的双处理节点的信号处理系统

摘要

本发明公开了一种基于Arria10 FPGA的双处理节点的信号处理系统,具备处理密度高、存储容量大、传输速率快、对外互连灵活的优点,该信号处理系统包括两个相同的处理节点;每个处理节点均由一片FPGA芯片以及连接在FPGA芯片上的高速缓存DDR4和QSFP光模块组成;两处理节点的FPGA芯片通过8对高速XCVR总线相连;信号处理系统具备7个VPX接插件,分别为:P0、P1、P2、P3、P4、P5以及P6;信号处理系统通过VPX接插件连接外部主控板,通过三大协议交换芯片完成实现信号处理系统与外部主控板之间、以及信号处理系统内部两处理节点之间的数据传输,三大协议交换芯片即串行快速输入输出SRIO交换芯片、周边元件接口PCI交换芯片以及以太网交换芯片。

著录项

  • 公开/公告号CN109189714B

    专利类型发明专利

  • 公开/公告日2021-08-17

    原文格式PDF

  • 申请/专利权人 北京理工大学;

    申请/专利号CN201810751578.9

  • 发明设计人 胡善清;郭丰睿;于嘉程;

    申请日2018-07-10

  • 分类号G06F15/17(20060101);

  • 代理机构11120 北京理工大学专利中心;

  • 代理人高会允;仇蕾安

  • 地址 100081 北京市海淀区中关村南大街5号

  • 入库时间 2022-08-23 12:19:41

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号