首页> 中国专利> 用于通用乘积码背景的低延迟软解码器架构

用于通用乘积码背景的低延迟软解码器架构

摘要

本公开描述了用于以最小的硬件架构的改变来降低解码乘积码字的延迟的技术。在示例中,系统通过使用系统上可用的多个Chase解码程序中的至少一个来访问通用乘积码(GPC)码字并对通用乘积码(GPC)码字进行解码。第一Chase解码程序根据一组解码参数的第一值进行配置。第二Chase解码程序根据该一组解码参数的第二值进行配置。第二值与第一值不同。基于一组解码参数的第一值和第二值,第一Chase解码程序相对于第二Chase解码程序具有较小的延迟和较高的误码率(BER)。

著录项

  • 公开/公告号CN107733443B

    专利类型发明专利

  • 公开/公告日2021-02-26

    原文格式PDF

  • 申请/专利权人 爱思开海力士有限公司;

    申请/专利号CN201710687774.X

  • 申请日2017-08-11

  • 分类号H03M13/11(20060101);H03M13/29(20060101);

  • 代理机构11002 北京路浩知识产权代理有限公司;

  • 代理人王莹;王朋飞

  • 地址 韩国京畿道

  • 入库时间 2022-08-23 11:33:28

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号