首页> 中国专利> 一种基于FPGA+ARM架构的网关通信数据对时方法

一种基于FPGA+ARM架构的网关通信数据对时方法

摘要

本发明涉及一种基于FPGA+ARM架构的网关通信数据对时方法,包括以下步骤:第一步:网关通信模块接收IRIG‑B码并输入到FPGA;第二步:FPGA按照IRIG‑B码编码格式解析BCD进制的时间信息;第三步:进而把天信息转换成月和日信息;第四步:FPGA把BCD进制的时间信息转换成十六进制,并对所有时间信息进行CRC编码;第五步:按照FPGA与ARM共享RAM区的数据格式,FPGA把十六进制时间信息和CRC校验值写入FPGA与ARM可读写操作的共享RAM区;第六步:FPGA在成功解析出完整时间信息ta后才开始计时410ms;第七步:ARM接收到秒脉冲PPSa后,产生中断;第八步:ARM判断秒脉冲PPSa到来时刻是否在1000ms计数器的偏差范围997ms~1000ms内。本发明具有精度高、功耗低、性能稳定、传输快等优点,并能实现较强的抗干扰能力。

著录项

  • 公开/公告号CN109828447B

    专利类型发明专利

  • 公开/公告日2021-01-05

    原文格式PDF

  • 申请/专利权人 中核控制系统工程有限公司;

    申请/专利号CN201811603909.0

  • 申请日2018-12-26

  • 分类号G04G7/00(20060101);G06F15/173(20060101);

  • 代理机构11007 核工业专利中心;

  • 代理人任超

  • 地址 100176 北京市大兴区经济技术开发区宏达南路3号

  • 入库时间 2022-08-23 11:28:00

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号