首页> 中国专利> 一种基于FPGA+多核DSP的PD雷达信号处理系统及其并行实现方法

一种基于FPGA+多核DSP的PD雷达信号处理系统及其并行实现方法

摘要

一种基于FPGA+多核DSP的PD雷达信号处理系统,它包括FPGA核心芯片及其外围最小系统电路、DSP芯片及其外围最小系统电路、千兆网络接口芯片、电源芯片和电平转换芯片;FPGA核心芯片接收数据采集芯片采集到的雷达直波和回波信号,下变频处理后存在内存中,接收数据之后通过FPGA核心芯片与DSP芯片之间的SRIO接口将数据传输到DSP芯片中的DDR3,然后DSP芯片进行脉冲压缩、相参积累和恒虚警率检测,得到目标点的信息,最后通过网口将目标信息上传到上位机;其并行实现方法,有六大步骤。本发明硬件电路简单,处理采用FPGA+多核DSP架构,充分发挥了系统的并行处理性能。

著录项

  • 公开/公告号CN105045763B

    专利类型发明专利

  • 公开/公告日2018-07-13

    原文格式PDF

  • 申请/专利权人 北京航空航天大学;

    申请/专利号CN201510411844.X

  • 发明设计人 王俊;吕栋;张玉玺;杨彬;尹晗;

    申请日2015-07-14

  • 分类号G06F15/78(20060101);

  • 代理机构11232 北京慧泉知识产权代理有限公司;

  • 代理人王顺荣;唐爱华

  • 地址 100191 北京市海淀区学院路37号

  • 入库时间 2022-08-23 10:13:31

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-07-13

    授权

    授权

  • 2015-12-09

    实质审查的生效 IPC(主分类):G06F15/78 申请日:20150714

    实质审查的生效

  • 2015-11-11

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号