首页> 中国专利> 一种全数字域的广播电视激励器

一种全数字域的广播电视激励器

摘要

一种全数字域的广播电视激励器,涉及广播发射技术领域。本发明包括依次连接的现场可编程门阵列FPGA、高速数字模拟转换器DAC和滤波放大器。其结构特点是,所述现场可编程门阵列FPGA中包括依次连接的输入码流处理单元、基带编码单元、预校正单元和上变频单元,软核单元对上述各单元分别进行控制。供电模块对各器件供电,存储模块和接口模块分别与现场可编程门阵列FPGA相互连接,时钟模块输出到高速数字模拟转换器DAC。本发明具有电路结构简单、集成度高、分离器件少、整体电路体积小、生产调试简单的特点,克服了固有杂散,全数字域正交上变频确保了输出射频信号质量高。

著录项

  • 公开/公告号CN104580954B

    专利类型发明专利

  • 公开/公告日2018-04-27

    原文格式PDF

  • 申请/专利权人 北京同方吉兆科技有限公司;

    申请/专利号CN201310489450.7

  • 发明设计人 唐柳;

    申请日2013-10-18

  • 分类号

  • 代理机构

  • 代理人

  • 地址 100083 北京市海淀区清华同方科技广场A座29层

  • 入库时间 2022-08-23 10:11:03

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-04-27

    授权

    授权

  • 2015-05-27

    实质审查的生效 IPC(主分类):H04N5/38 申请日:20131018

    实质审查的生效

  • 2015-04-29

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号