首页> 中国专利> 一种消除失调电压影响的带隙基准电路

一种消除失调电压影响的带隙基准电路

摘要

本实用新型属于模拟集成电路设计领域,具体公开了一种消除失调电压影响的带隙基准电路,包括具有PMOS和NMOS输入差动对的折叠式共源共栅运放、选择器、偏置电路和双极带隙输出电路;其中,选择器由两相不交叠时钟控制,使得共源共栅运放能够在失调存储和差动放大两种工作模式之间来回切换。失调存储模式下,断开共源共栅运放与带隙输出电路之间的连接,并通过反馈将失调电压存储在NMOS差动对上;差动放大模式下,恢复共源共栅运放与带隙输出电路之间的连接,由于PMOS差动对上的失调与存储在NMOS差动对上的失调相减抵消,因此共源共栅运放仅对来自带隙输出电路的信号进行差动放大,基准不受失调电压的影响。

著录项

  • 公开/公告号CN212135266U

    专利类型实用新型

  • 公开/公告日2020-12-11

    原文格式PDF

  • 申请/专利号CN202021261728.7

  • 发明设计人 钱栋良;

    申请日2020-07-02

  • 分类号G05F1/46(20060101);G05F1/62(20060101);G05F1/56(20060101);

  • 代理机构32104 无锡市大为专利商标事务所(普通合伙);

  • 代理人殷红梅

  • 地址 214135 江苏省无锡市新吴区菱湖大道200号微纳园CI座5楼

  • 入库时间 2022-08-22 16:22:39

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号