首页> 中国专利> 一种在DSP掉电时使用法拉电容作供电电源的电路

一种在DSP掉电时使用法拉电容作供电电源的电路

摘要

一种在DSP掉电时使用法拉电容作供电电源的电路,由第一电阻R1和第二电阻R2并联之后再与第三电阻R3串联组成充电回路的限流电阻,第二二极管D2与限流电阻并联组成第一支路,充电及存储电容由第一电容C1和第二电容C2串联组成,同时第四电阻R4,和第五电阻R5分别并联在第一电容C1和第二电容C2的两端作为充电时均衡电压用,其中并联的第四电阻R4和第一电容C1与并联的第五电阻R5和第二电容C2组成第二支路,第一二极管D1与第一支路,第二支路依次顺序连接。该电路减少了IC的使用,在PCB布局时能够有更小的空间,可以产品小型化,且少用IC降低了成本;同时完全由硬件电路控制充放电,提高了可靠性。

著录项

  • 公开/公告号CN206489516U

    专利类型实用新型

  • 公开/公告日2017-09-12

    原文格式PDF

  • 申请/专利权人 珠海派诺科技股份有限公司;

    申请/专利号CN201720128822.7

  • 发明设计人 朱秀英;

    申请日2017-02-14

  • 分类号

  • 代理机构

  • 代理人

  • 地址 519080 广东省珠海市高新区科技创新海岸科技六路15号1号楼

  • 入库时间 2022-08-22 02:58:37

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2017-09-12

    授权

    授权

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号