首页> 中国专利> 一种RISCV架构debug功能验证方法及系统

一种RISCV架构debug功能验证方法及系统

摘要

本发明涉及CPU技术领域,具体涉及一种RISCV架构debug功能验证方法及系统,本发明使用仿真工具编译Testbench,生成仿真执行文件;使用RISCV Toolchain编译CPU testcase,并转换为hex文件,供Testbench加载到DUT CPU上;使用host toolchain编译c model和model test,得到.so动态库;运行仿真执行文件,并通过参数传递hex文件和so库文件,实现仿真执行文件加载;通过model test和DUT CPU test协同完成对RISCV架构的Debug功能的验证。本发明灵活,验证人员可以根据自己的需求定制用例。仿真时间短,调试简单,定位问题简单,验证周期短,能迅速收敛。修改用例或者模型,不需要重新编译DUT和Testbench。

著录项

  • 公开/公告号CN114201348A

    专利类型发明专利

  • 公开/公告日2022-03-18

    原文格式PDF

  • 申请/专利权人 广东赛昉科技有限公司;

    申请/专利号CN202111542262.7

  • 发明设计人 郑丰翔;蔡元婧;张炜;余红斌;

    申请日2021-12-16

  • 分类号G06F11/22(20060101);G06F11/26(20060101);

  • 代理机构31312 上海邦德专利代理事务所(普通合伙);

  • 代理人崔双双

  • 地址 528300 广东省佛山市顺德区大良街道云路社区昊阳路2号A区S201室

  • 入库时间 2023-06-19 14:34:26

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2022-03-18

    公开

    发明专利申请公布

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号