法律状态公告日
法律状态信息
法律状态
2023-06-23
发明专利公报更正 卷:39 号:11-01 页码: 申请号:2017104570258 IPC(主分类):G05B0023020000 修正类型代码: 更正项目:专利权人 误:安徽北方微电子研究所集团有限公司 正:北方电子研究院安徽有限公司
发明专利更正
2023-03-14
专利权人的姓名或者名称、地址的变更 IPC(主分类):G05B23/02 专利号:ZL2017104570258 变更事项:专利权人 变更前:北方电子研究院安徽有限公司 变更后:安徽北方微电子研究所集团有限公司 变更事项:地址 变更前:233040 安徽省蚌埠市财院路10号 变更后:233040 安徽省蚌埠市财院路10号
专利权人的姓名或者名称、地址的变更
2019-09-03
授权
授权
2017-10-10
实质审查的生效 IPC(主分类):G05B23/02 申请日:20170616
实质审查的生效
2017-09-12
公开
公开
技术领域
本发明属于半导体集成电路中总线转换技术领域,尤其涉及CAN总线协议转换专用集成电路设计方面。
背景技术
CAN(Controller Area Network)总线是BOSCH公司为现代工业应用推出的一种多主机局域网,属于现场总线的范畴。随着计算机技术、通信技术、网络技术及智能传感技术的发展,CAN总线技术在工业控制领域起着越来越重要的作用。然而,传统的CAN总线只有接收FIFO,而没有发送FIFO,发送缓冲器是通过写寄存器实现的,即发送数据时往相应的CAN总线地址中写入发送帧信息、识别码及发送数据,CAN总线内部通过寄存器地址读取相应的值,发送至CAN总线TX端口。例如PHILIPS公司的SJA1000电路就是如此。但是这种CAN总线电路有一个弊端,由于一帧数据最多含有1个帧信息、4个发送识别码、8个发送数据,即一次最多发送13个CAN消息,如果要发送多帧数据,则需等上一帧13个数据发送完成后,再写相应的寄存器地址,才能继续发送,影响了发送效率。
目前,研究CAN总线的专利有很多,比如专利号为200710070565.7的《一种基于CAN总线的信号实时性处理方法》、专利号为201310610751.0的《CAN总线控制系统》、专利号为201510453826.8的《CAN总线电路》、专利号为201510688635.X的《基于CAN总线数据存储的方法及其系统》等,又如曾照福等编写的论文《采用FIFO的CAN总线接口卡的设计》、王子健编写的论文《基于FPGA FIFO处理的多路CAN总线高速通信设计》等,这些专利及论文涉及到各种CAN总线电路,但都为标准CAN总线接收FIFO。
发明内容
本发明所要解决的技术问题是提供一种具有发送FIFO的CAN总线控制器电路,在CAN总线电路中加入128字节的发送FIFO,用户可以一次直接写入多帧CAN总线数据,电路内部将写入数据存入发送FIFO中,通过TX端口一帧一帧发送至CAN总线,通过这种方法可以大大提升发送效率,方便用户使用。
为解决上述技术问题,本发明提供一种具有发送FIFO的CAN总线控制器电路,其特征是,主要包括以下模块:
接口管理单元:进行CAN初始化管理,通过对外部输入信号进行控制,根据相应的地址、数据、控制信号配置CAN内部寄存器。
发送FIFO:存储外部写入的发送帧信息、识别码和发送数据;
指针存储FIFO:存储发送数据的个数;
发送控制逻辑单元:发送控制逻辑单元对发送FIFO与指针存储FIFO的地址、数据、指针信号进行控制管理;
发送缓冲器:根据发送启动信号将发送FIFO中的发送帧信息、识别码及发送数据取出,并分别对应送入发送帧信息、识别码及发送数据对应的寄存器地址;
发送计数器:根据读写控制信号进行有效的地址加减,并且还根据FIFO计数的多少产生空满标志信号;
CAN总线控制器:CAN总线控制器为标准的CAN总线控制器。
所述CAN总线控制器包括:
内部接口管理单元:接收来自外部控制器的命令,控制CAN寄存器的寻址,向外部控制器提供中断信息和状态信息;
发送逻辑单元:是外部控制器和位流处理器之间的接口,用于接收发送FIFO控制器传入的发送消息,将CAN信息发送到CAN总线上;
接收FIFO:是验收滤波器和外部控制器之间的接口,用于储存从CAN总线上接收的信息;可被外部控制器访问,外部控制器在此接收FIFO的支持下可以在处理信息的时候接收其它信息。
验收滤波器:把它其中的数据和接收的识别码的内容相比较,以决定是否接收信息;
位流处理器:在发送逻辑单元、接收FIFO和CAN总线之间控制数据流;
位时序逻辑:监视串口的CAN总线和处理与CAN总线有关的位时序。
发送FIFO的深度为128字节。
指针存储FIFO的深度为64字节。
发送控制逻辑单元根据外部写入的发送数据与数据长度分别存入发送FIFO中,并且每个数据按照先入先出的原则进行控制。
发送控制逻辑单元根据发送请求信号,产生发送启动命令,当一帧CAN总线数据发送完成后,也产生发送完成标志。
当发送CAN总线数据时,往对应的发送缓冲器写入帧信息、识别码、发送数据,根据写入的数据,将帧信息、识别码、发送数据存入发送FIFO中,并且每个数据按照地址进行累加,即每个地址存入一个数据;每一帧CAN总线发送数据的数据长度代码存入指针存储FIFO中,每次发送数据时根据指针存储FIFO中的值从发送FIFO中读出对应长度的数据字节进行发送。
当发送控制逻辑单元检测到发送请求信号有效后,产生发送启动命令,CAN总线控制器根据发送启动命令将第一次写入发送FIFO的数据取出并发送至其发送端TX端口,当发送端TX发送数据完成后,产生发送完成标志,CAN总线控制器检测到发送完成标志,从发送FIFO中读出第二次写入发送FIFO中的数据,并继续从其发送端TX端口发送,发送完成产生发送完成标志,以此类推。
当接收CAN总线数据时,接收端RX端口有CAN总线输入,通过CAN总线控制器内部的验收滤波器、位时序逻辑和位流处理器,将接收到的CAN报文进行解码处理后存入接收FIFO中。
位流处理器还在CAN总线上执行错误检测仲裁填充和错误处理。
本发明的优点是内部含有128字节的发送FIFO,使用时可以连续的写入发送CAN总线信息,如果每一帧发送数据都有8个数据字节,加上帧信息与识别码,一共有13个数据字节,则写发送CAN总线数据时,一次可最多写入9帧发送信息,而普通的CAN总线控制器则需在一帧CAN总线数据发送完成后,才可以写入第二帧CAN总线数据。本发明在发送CAN总线数据时,大大提高了发送效率,使用也十分方便。
附图说明
图1是本发明的具有发送FIFO的CAN总线控制器电路图;
图2是图1中的CAN总线控制器电路图。
具体实施方式
下面结合附图对本发明作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
如图1所示,本发明的具有发送FIFO的CAN总线控制器电路,主要包括以下模块:
(1)接口管理单元
接口管理单元主要进行CAN初始化管理,通过对外部输入信号进行控制,根据相应的地址、数据、控制信号进行管理,配置CAN内部寄存器。
(2)发送FIFO
发送FIFO主要存储外部写入的发送帧信息、识别码、发送数据,发送FIFO的深度为128字节。
(3)指针存储FIFO
指针存储FIFO主要存储发送数据的个数,即数据长度代码DLC,指针存储FIFO的深度为64字节。
(4)发送控制逻辑单元
发送控制逻辑单元对电路内部发送FIFO与指针存储FIFO的地址、数据、指针信号进行控制管理,根据外部写入的发送数据与数据长度分别存入内部FIFO中,并且每个数据按照先入先出的原则进行控制。另外还根据发送请求信号,产生发送启动命令,当一帧CAN总线数据发送完成后,也产生发送完成标志。
(5)发送缓冲器
发送缓冲器主要根据发送启动信号将发送FIFO中的发送帧信息、识别码及发送数据取出,并分别送入发送帧信息、识别码及发送数据对应的寄存器地址。
(6)发送计数器
发送计数器主要进行读、写地址控制,根据读写控制信号进行有效的地址加减,并且还根据发送FIFO计数的多少产生空满标志信号。
(7) CAN总线控制器,如图2所示
CAN总线控制器为标准的CAN总线控制器,功能类似于PHILIPS公司的SJA1000电路。
包括以下模块:
接口管理单元解释(根据外部控制器输入的指令,提供CAN总线内部的状态信息,比如说通过外部端口ADDR发送读状态寄存器,可以读出发送与接收是否完成等状态信息)来自外部控制器的命令,控制CAN寄存器的寻址,向外部控制器提供中断信息和状态信息。
发送逻辑单元主要接收发送FIFO控制器传入的发送消息,它是外部控制器和位流处理器之间的接口,能够将CAN信息发送到CAN总线上。
接收FIFO是验收滤波器和外部控制器之间的接口,用来储存从CAN总线上接收的帧信息与数据等信息。接收FIFO作为接收数据的一个窗口,可被外部控制器访问,外部控制器在此接收FIFO的支持下可以在处理信息的时候接收其它信息。
验收滤波器把它其中的数据和接收的识别码的内容相比较,以决定是否接收信息,当接收的识别码与预定义的值一致时,接收数据;不一致即不接收数据)。
位流处理器在发送逻辑单元、接收FIFO和CAN总线之间控制数据流。它还在CAN总线上执行错误检测仲裁填充和错误处理。
位时序逻辑监视串口的CAN总线和处理与CAN总线有关的位时序。它在信息开头“弱势支配”的总线传输时同步CAN总线位流,接收信息时再次同步下一次传送,位时序逻辑还提供了可编程的时间段来补偿传播延迟时间、相位转换和定义采样点和一位时间内的采样次数。
本发明的具有发送FIFO的CAN总线控制器电路,电路外部接口与标准CAN总线控制电路一致,包括时钟端口CLK、复位端口RST、地址总线ADDR、写数据总线WDATA、读数据总线RDATA、读写控制信号WR/RD、中断信号INT、以及发送端TX和接收端RX等。CAN总线控制器的接口中断信号INT、以及发送端TX和接收端RX即作为具有发送FIFO的CAN总线控制器电路的接口。
当发送CAN总线数据时,通过地址总线ADDR、写数据总线WDATA、读写控制信号WR/RD进行控制,往对应的发送缓冲器写入帧信息、识别码、发送数据,此时,如果需要发送多帧CAN总线数据,则可以连续写入帧信息、识别码、发送数据,而不必等待上一帧数据发送完成后再进行写数据。电路根据写入的数据,将帧信息、识别码、发送数据存入内部发送FIFO中,并且每个数据按照地址进行累加,即每个地址存入一个数据。由于每一帧CAN总线发送数据的数据长度代码DLC不一致,数据字节长度最小为0,最大为8,在内部设置一个64字节的指针存储FIFO,将每一帧的数据长度代码DLC存入指针存储FIFO中,每次发送数据时根据指针存储FIFO中的值从发送FIFO中读出对应长度的数据字节进行发送。
当检测到发送请求有效后,产生发送启动命令,CAN总线控制器根据发送启动命令将第一次写入发送FIFO的数据取出并发送至发送端TX端口,当发送端TX发送数据完成后,产生发送完成标志,CAN总线控制器检测到发送完成标志,从发送FIFO中读出第二次写入发送FIFO中的数据,并继续从发送端TX端口发送,发送完成产生发送完成标志,以此类推。
当接收CAN总线数据时,接收端RX端口有CAN总线输入,通过CAN总线控制器内部的验收滤波器、位时序逻辑和位流处理器,将接收到的CAN报文进行解码处理后存入CAN总线控制器内部接收FIFO中,并可通过地址ADDR、读数据总线RDATA、读写控制信号WR/RD读出接收FIFO中的数据。
CAN总线控制器电路内部设置了FIFO空满信号标志(发送FIFO中设置了空满标志,接收FIFO中也设置了空满标志),当写入发送/接收FIFO中的数据超过了FIFO的存储深度,则会产生FIFO满标志,并且中断信号INT有效。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本发明的保护范围。
机译: 具有异步FIFO和独立的发送器和接收器侧的时钟/电源域交叉电路
机译: 具有异步FIFO和独立发送器和接收器的时钟/电源域交叉电路
机译: 一种用于控制具有mos开漏发送电平的发射器电路的方法以及具有mos开漏发送电平的发射器电路的方法