首页> 中国专利> 一种基于FPGA的数字全向MIC级阵列级联系统

一种基于FPGA的数字全向MIC级阵列级联系统

摘要

本发明公开了一种基于FPGA的数字全向MIC级阵列级联系统,包括音频A/D芯片PCM3168、FPGA处理芯片LFXP2‑8E‑M132、差分接口芯片DS90LV049和24.576MHZ晶振,FPGA处理芯片LFXP2‑8E‑M132分别连接音频A/D芯片PCM3168、差分接口芯片DS90LV049和24.576MHZ晶振,其中差分接口芯片DS90LV049有多个;系统时钟统一由终端通过差分对下发到MIC阵列,MIC阵列收到系统时钟会分频成音频所需的比特时钟和声道同步时钟。本发明不仅拾音范围远,而且传输延时低,还能灵活的开启或者关闭任意通道的语音输出,给处理机设备更多发挥的空间。

著录项

  • 公开/公告号CN106303828A

    专利类型发明专利

  • 公开/公告日2017-01-04

    原文格式PDF

  • 申请/专利权人 深圳市华威智能科技有限公司;

    申请/专利号CN201610705414.3

  • 发明设计人 李敏;

    申请日2016-08-23

  • 分类号H04R3/00;H04R1/40;

  • 代理机构深圳力拓知识产权代理有限公司;

  • 代理人龚健

  • 地址 518055 广东省深圳市南山区西丽街道茶光路1018号创客公馆508

  • 入库时间 2023-06-19 01:17:24

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2020-02-04

    发明专利申请公布后的驳回 IPC(主分类):H04R3/00 申请公布日:20170104 申请日:20160823

    发明专利申请公布后的驳回

  • 2017-02-01

    实质审查的生效 IPC(主分类):H04R3/00 申请日:20160823

    实质审查的生效

  • 2017-01-04

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号