首页> 中国专利> 一种分时复用硬件资源的信号子空间分解的FPGA实现模块及其FPGA实现方法

一种分时复用硬件资源的信号子空间分解的FPGA实现模块及其FPGA实现方法

摘要

本发明公开了一种分时复用硬件资源的信号子空间分解的FPGA实现模块及其FPGA实现方法,其特征是包括自动排序的过关Jacobi算法单元和空间信号源数目估计计算单元;自动排序的过关Jacobi算法单元用于获得N阶的对角矩阵;空间信号源数目估计计算单元用于获得信号源的数目估计值。本发明能在满足速度要求的前提下,实现分时复用FPGA中的同一组硬件结构,从而节约硬件资源并提高灵活性,进而实现MUSIC算法中信号子空间分解的准确、快速计算。

著录项

  • 公开/公告号CN105608057A

    专利类型发明专利

  • 公开/公告日2016-05-25

    原文格式PDF

  • 申请/专利权人 合肥工业大学;

    申请/专利号CN201510925550.9

  • 发明设计人 张多利;李怡洵;宋宇鲲;

    申请日2015-12-09

  • 分类号G06F17/16;

  • 代理机构安徽省合肥新安专利代理有限责任公司;

  • 代理人陆丽莉

  • 地址 230009 安徽省合肥市包河区屯溪路193号

  • 入库时间 2023-12-18 15:29:29

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-07-26

    发明专利申请公布后的驳回 IPC(主分类):G06F17/16 申请公布日:20160525 申请日:20151209

    发明专利申请公布后的驳回

  • 2016-06-22

    实质审查的生效 IPC(主分类):G06F17/16 申请日:20151209

    实质审查的生效

  • 2016-05-25

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号