首页> 中国专利> 基于FPGA的小波算法IP核的设计方法

基于FPGA的小波算法IP核的设计方法

摘要

基于FPGA的小波算法IP核的设计方法,它涉及一种IP核设计方法。本发明的目的是为了解决现有技术对于扰动信号分析速度低,效果差,不能有效的解决暂态电能质量扰动的问题。本发明采用多分辨率分析和DB5小波算法,借助DSP?Builder工具实现滤波器模块设计,并对所设计的滤波器模型进行仿真,以验证所提方法的可行性;利用DSP?Builder建立滤波器模块,最后完成在FPGA中进行小波算法IP核设计。本发明缩短设计周期、设计灵活性强、占用FPGA逻辑资源少。

著录项

  • 公开/公告号CN105373676A

    专利类型发明专利

  • 公开/公告日2016-03-02

    原文格式PDF

  • 申请/专利权人 哈尔滨理工大学;

    申请/专利号CN201510903530.1

  • 发明设计人 房国志;李晴晴;李发亮;

    申请日2015-12-09

  • 分类号

  • 代理机构哈尔滨市伟晨专利代理事务所(普通合伙);

  • 代理人曹徐婷

  • 地址 150080 黑龙江省哈尔滨市南岗区学府路52号哈尔滨理工大学

  • 入库时间 2023-12-18 14:35:31

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-07-02

    发明专利申请公布后的视为撤回 IPC(主分类):G06F17/50 申请公布日:20160302 申请日:20151209

    发明专利申请公布后的视为撤回

  • 2016-03-02

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号