首页> 中国专利> 精度得以提高且面积消耗得以减小的低功率能隙基准电路

精度得以提高且面积消耗得以减小的低功率能隙基准电路

摘要

披露了一种带隙基准(BGR)电路及其方法,适用于在BGR电路的模拟模块中使用小的、低电压器件时提供高精度、低功率的带隙工作。在一些情况下,可以组合斩波输入稳定和动态电流匹配技术来补偿在带隙电路的运算放大器部分中的输入电压失调和电流镜部分中的电流失调。当一起使用时,斩波稳定和动态电流匹配技术在精度方面提供了显著的改善,尤其是在模拟模块中使用小的、低电压器件来减小布局面积和支持低功率电源工作(例如,电源数值降低到大约1.4V以及甚至于低于1.4V)时。

著录项

  • 公开/公告号CN101351757A

    专利类型发明专利

  • 公开/公告日2009-01-21

    原文格式PDF

  • 申请/专利权人 柏树半导体公司;

    申请/专利号CN200680050032.6

  • 发明设计人 B·I·乔治司;I·C·格莱汀娜里;

    申请日2006-12-13

  • 分类号G05F3/30;

  • 代理机构上海专利商标事务所有限公司;

  • 代理人李玲

  • 地址 美国加利福尼亚州

  • 入库时间 2023-12-17 21:23:40

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2011-07-13

    发明专利申请公布后的视为撤回 IPC(主分类):G05F3/30 公开日:20090121 申请日:20061213

    发明专利申请公布后的视为撤回

  • 2009-03-11

    实质审查的生效

    实质审查的生效

  • 2009-01-21

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号