首页> 中国专利> 用于显示器件的移位寄存器和包括移位寄存器的显示器件

用于显示器件的移位寄存器和包括移位寄存器的显示器件

摘要

一种能够执行部分驱动的移位寄存器和具有该移位寄存器的显示器件,其中,移位寄存器具有至少两个显示区域,每个显示区域包括像素和连接到它的信号线。移位寄存器包括至少两个级组,每个级组包括彼此互相连接以连续产生输出信号的多个级,其中,每个级组将输出信号传送给包括在两个显示区域之一中的信号线。因此,移位寄存器被分成多个级组,并且能够只显示屏幕的必要部分。因此,降低了功耗。

著录项

  • 公开/公告号CN1885379A

    专利类型发明专利

  • 公开/公告日2006-12-27

    原文格式PDF

  • 申请/专利权人 三星电子株式会社;

    申请/专利号CN200610094577.9

  • 发明设计人 郭珍午;朴龙珠;俞在明;

    申请日2006-06-21

  • 分类号G09G3/20(20060101);G09G5/14(20060101);G11C19/38(20060101);G11C19/00(20060101);

  • 代理机构11105 北京市柳沈律师事务所;

  • 代理人吕晓章;李晓舒

  • 地址 韩国京畿道

  • 入库时间 2023-12-17 18:04:04

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2012-11-28

    专利权的转移 IPC(主分类):G09G3/20 变更前: 变更后: 登记生效日:20121026 申请日:20060621

    专利申请权、专利权的转移

  • 2010-05-12

    授权

    授权

  • 2008-08-13

    实质审查的生效

    实质审查的生效

  • 2006-12-27

    公开

    公开

说明书

技术领域

本发明涉及一种用于显示器件的移位寄存器以及包括该移位寄存器的显示器件。

背景技术

最近,作为大而重的阴极射线管(CRT)的替代品,已经积极研发了诸如有机发光二极管(OLED)显示器件、等离子显示面板(PDP)器件和液晶显示器(LCD)器件的平板显示器件。

PDP是一种使用由气体放电而产生等离子来显示字符或图像的器件,而OLED是一种使用特定有机材料或聚合物的电场发射来显示字符或图像的器件。LCD是一种通过将电场施加到两个面板之间的液晶层并通过控制电场的强度调节经过所述液晶层的光的透射率来显示图像的器件。

在所述显示器中,一直在积极开发一种具有被提供给其外侧和内侧的两个面板终端单元的双显示器器件。该双显示器器件是一种中等或小尺寸的显示器,并且特别适用于移动电话。

所述双显示器器件包括安装在其内侧的主面板单元、安装在其外侧的辅助面板单元、被提供有用于传送来自外部设备的输入信号的导线的驱动柔性印刷电路膜(FPC)、用于使所述主面板单元与所述辅助面板单元相互连接的辅助FPC以及用于控制这些组件的集成芯片。

在所述双显示器器件当中,所述LCD和OLED包括其上被设置有包括开关元件和显示信号线的像素的面板、用于向显示器信号线的选通线传送选通接通和选通断开电压以使所述像素的开关元件导通和截止的选通驱动器、和用于向所述显示器信号线的数据线传送数据电压以便经过被导通的开关元件将该数据电压施加到所述像素上的数据驱动器。集成芯片产生驱动和控制信号,用于控制所述主和辅助面板单元的选通和数据驱动器。该集成芯片通常以玻璃上芯片(chip-on-glass,COG)的形式被安装在所述主面板单元上。

在一些小的或中等尺寸显示器中,为了降低制造成本,以和形成所述像素的开关元件所使用的相同处理来形成所述选通驱动器并将其集成在所述面板单元中。

选通驱动器包括利用移位寄存器彼此基本连接并行排列的多个级。第一级接收扫描开始信号并传送选通输出。此时,该第一级向下一级传送进位输出(carry output),以便连续地产生选通输出。

但是,甚至在屏幕上只显示部分图像的部分操作模式中,所述扫描开始信号被输入给所述第一级,从而运行所有的级,这样消耗了太多的功率。

发明内容

本发明的实施例提供了一种能够通过执行部分操作模式而降低功耗的移位寄存器,以及包括这种移位寄存器的显示器件。

根据本发明的实施例,提供了一种用于具有至少两个显示区域的显示器的移位寄存器,所述两个显示区域中的每一个区域都包括像素和连接到它的信号线,所述移位寄存器包括至少两个级组,每个级组包括彼此相互连接以充分产生输出信号的多个级,其中,每个级组向包括在两个显示区域之一中的所述信号线传送所述输出信号。

在本发明的实施例中,至少有一个级组被施加扫描开始信号。所述扫描开始信号可以被输入给每个级组的第一级,并可以与在前相邻级组的最后级的输出同步而被输入。

每一级都可以包括置位、复位、选通断开电压端、输出端以及第一和第二时钟端。另外,每一级可以包括:具有连接到第一时钟端的第一端、连接到第一触点的第二端、连接到输出端的第三端的第一开关元件;具有共同连接到置位端的第一和第二端以及连接到第一触点的第三端的第二开关元件;具有连接到第一触点的第一端、连接到复位端的第二端以及连接到选通断开电压端的第三端的第三开关元件;具有连接到第一触点的第一端、连接到第二触点的第二端以及连接到选通断开电压端的第三端的第四开关元件;具有连接到输出端的第一端、连接到第二触点的第二端以及连接到选通断开电压端的第三端的第五开关元件;具有连接到输出端的第一端、连接到第二时钟端的第二端以及连接到选通断开电压端的第三端的第六开关元件;具有连接到第二触点的第一端、连接到第一触点的第二端以及连接到选通断开电压端的第三端的第七开关元件;连接在第一时钟端和第二触点之间的第一电容器;以及连接在第一触点和输出端之间的第二电容器。此外,所述第一到第七开关元件可以由非晶硅制造。

根据本发明的一个方面,提供了一种包括至少两个显示区域的显示器件,其中每个显示区域包括多个包括开关元件的像素和连接到该开关元件上的多个信号线;和移位寄存器,包括彼此相互连接以便连续产生输出信号并将所述输出信号施加到包括在两个显示区域之一中的信号线的多个级。

在本发明的该实施例中,所述多个级组中的至少一个级组被施加扫描开始信号。另外,所述扫描开始信号可以被输入给每个级组的第一级,并且可以和在前相邻集组的最后一级的输出同步而被输入。

每一级可以包括置位、复位、选通断开电压端和输出端、以及第一和第二时钟端。另外,每一级可以包括:第一晶体管,具有连接到所述第一时钟端的第一端、连接到第一触点的第二端和连接到所述输出端的第三端;第二晶体管,具有共同连接到所述置位端的第一和第二端以及连接到所述第一触点的第三端;第三晶体管,具有连接到所述第一触点的第一端、连接到所述复位端的第二端和连接到所述选通断开电压端的第三端;第四晶体管,具有连接到所述第一触点的第一端、连接到第二触点的第二端和连接到所述选通断开电压端的第三端;第五晶体管,具有连接到所述输出端的第一端、连接到所述第二触点的第二端以及连接到所述选通断开电压端的第三端;第六晶体管,具有连接到所述输出端的第一端、连接到所述第二时钟端的第二端以及连接到所述选通断开电压端的第三端;第七晶体管,具有连接到所述第二触点的第一端、连接到所述第一触点的第二端以及连接到所述选通断开电压端的第三端;第一电容器,连接在所述第一时钟端和所述第二触点之间;和第二电容器,连接在所述第一触点和所述输出端之间。另外,所述第一到第七晶体管可以由非晶硅制造。

所述显示器还可以包括电路单元,用于在不同的时间输出多个扫描开始信号。一些扫描信号可以与所述级组最后一级的输出同步而被输入。

所述显示器还可以包括具有所述显示区域的面板单元,其中,在该面板单元中集成有所述移位寄存器。

其中,所述显示器件是液晶显示器件。

附图说明

通过下面结合附图所进行的描述,可以更加详细地理解本发明的范例性

实施例,其中:

图1示意性示出了根据本发明范例性实施例的液晶显示器件;

图2的框图示出了根据本发明实施例的液晶显示器件;

图3示出了根据本发明实施例的液晶显示器件的像素的等效电路;

图4示出了根据本发明实施例的部分驱动液晶显示器件的例子;

图5的框图示出了根据本发明实施例的选通驱动器;

图6示出了用于图5所示的选通驱动器的移位寄存器的第j级的示例性电路;

图7示出了图5所示的选通驱动器的信号波形;

图8的电路示出了根据本发明实施例的液晶显示器件的扫描开始信号发生器的例子;和

图9示出了图5所示的移位寄存器的信号波形。

具体实施方式

下面将结合附图说明本发明的范例性实施例。

图1示意性示出了根据本发明实施例的液晶显示器件,图2的框图示出了根据本发明实施例的液晶显示器件,和图3示出了根据本发明实施例的液晶显示器件的像素的等效电路。

如果没有特别说明,选通驱动器400可以是选通驱动器400M或选通驱动器400S。

参见图1,根据本发明实施例的显示器件包括:主面板单元300M、辅助面板单元300S、配置在主面板单元300M上的柔性印刷电路膜(FPC)650、配置在所述主和辅助面板单元300M和300S之间的辅助FPC680以及安装在所述主面板单元300M的集成芯片700。

FPC650可以被配置在主面板单元300M的一个边缘的附近,另外,当在其组合状态下折叠FPC650时,提供有一个用以暴露部分主面板单元300M的开口部分690。在开口部分690下,提供有经其输入外部信号的输入部分660,还提供有多个信号线(未示出),用于在输入部分660和集成芯片700之间以及集成芯片700和主面板单元300M之间的电连接。所述信号线具有多个焊点,所述焊点在信号线被连接到集成芯片700并被配置给主面板单元300M的位置处由信号线的焊接宽度形成。

辅助FPC680被配置在与安装FPC650相对的主面板单元300M的一侧和辅助面板单元300S侧之间,并包括用于在集成芯片700和辅助面板单元300S之间电连接的信号线SL2和DL。

面板单元300M和300S分别包括构成显示屏幕的显示区域310M和310S以及外围区域320M和320S。外围区域320M和320S可以提供有用于遮光并有时被称之为黑矩阵的遮光层(light blocking layer)(未示出)。FPC650和辅助FPC680被配置到外围区域320M和320S。

如图2所示,以300表示的显示区域310M和310S中的每一个都包括多个含有多个选通(gate)线G1到Gn和多个数据线D1到Dm的显示信号线、多个基本以矩阵形式连续排列的像素PX、和用于向选通线G1到Gn施加信号的选通驱动器400。大部分的像素和选通线G1到Gn都被设置在显示区域310M和310S中。选通驱动器400M和400S被分别设置在外围区域320M和320S中。

设置有选通驱动器400M和400S的外围区域320M和320S中的部分与外围区域的其它部分相比具有较大的宽度。

如图1和2所示,主面板单元300M的数据线D1到Dm经过辅助FPC680连接到辅助面板单元300S。特别是,面板单元300M和300S共享数据线D1到Dm,并且在图1中示出了被表示为DL的数据线之一。

由于上面板300S小于下面板300M,下面板300M的区域被暴露,并且向该区域延伸的数据线D1到Dm将被连接到数据驱动器500。向被外围区域320M和320S覆盖的区域延伸的选通线G1到Gn将被连接到选通驱动器400M和400S。

由选通线G1到Gn和数据线D1到Dm形成的显示信号线具有由在显示信号线被连接到FPC650和680位置处的显示信号线的焊接宽度形成的焊点(未示出)。面板单元300M和300S以及FPC650和680被配置有用于电连接焊点的各向异性导电层(未示出)。

如图3所示,例如连接到第i选通线Gi(i=1、2、…、n)和第j数据线Dj(j=1、2、…、m)的像素PX的每个像素PX包括连接到信号线Gi和Dj的开关元件Q、连接到开关元件Q的液晶电容器CLC和存储电容器CST。如果需要,可以省略存储电容器CST

开关元件Q是诸如薄膜晶体管的三端器件,被设置在与主面板单元300M对应的下面板100中,并具有连接到选通线Gi的控制端、连接到数据线Dj的输入端以及连接到液晶电容器CLC和存储电容器CST的输出端。

液晶电容器CLC的两端是下面板100的像素电极191和与辅助面板300S对应的上面板200的公共电极270,在两个电极191和270之间3处插入的液晶层用做电介质构件。像素电极191被连接到开关元件Q,而公共电极270被设置在上面板200的前面以接收公共电压Vcom。与图2不同,公共电极270可以交替地设置到下面板100,在这种情况下,两个电极190和270中的至少一个可以以线形或条形形成。

具有液晶电容器CLC的辅助功能的存储电容器CST是通过将提供给下面板100的像素电极191和单独的信号线(未示出)与插在其间的绝缘构件相互重叠构成的,诸如公共电压Vcom的预定电压被施加到所述单独的信号线。但是,可选地,所述存储电容器CST也可以通过将刚好设置在上面的前选通线和像素电极191与插在其间的绝缘构件相互重叠来构成。

另一方面,为了执行彩色显示,每个像素唯一地显示主颜色中的一种(空间划分),或者每个像素根据时间交替地显示所述主颜色(时间划分)。可以通过所述主颜色的空间或时间结合获得期望的颜色。所述主颜色的例子是诸如红、绿和蓝的三种主颜色。图2示出了空间划分的例子。如该图所示,像素PX中的每一个都包括用于表示主颜色之一的颜色过滤器230,将颜色过滤器230提供给与像素电极191对应的上面板200的区域。与图2不同,颜色过滤器230可以可选地提供在下面板100的像素电极191的上面或下面。

在图2所示的液晶显示面板组件300的外表面上提供至少一个用于偏光的偏光器。

图2中的灰度电压发生器800产生与像素PX的透射比相对应的两个灰度级电压组(基准灰度级组)。一个灰度级组相对于所述公共电压Vcom具有正值,而另一个灰度级电压组相对于所述公共电压Vcom具有负值。

选通驱动器400M和400S中的每一个都被连接到选通线C1到Vn上,以便施加由选通接通(gate-on)电压Von和选通断开(gate-off)电压Voff组合而构成的选通信号,所述选通接通电压Von和选通断开电压Voff被用于使连接到选通线G1到Gn的晶体管元件Q导通和截止。选通驱动器400M和400S与像素PX的开关元件Q一起并利用相同的处理而形成和集成,并且经过图1所示的信号线SL1和SL2连接到集成芯片700。

数据驱动器500被连接到液晶显示面板组件300的数据线D1到Dm,以从灰度电压发生器800中选择所述灰度级电压并将该灰度级电压作为数据信号施加到数据线D1到Dm。或者,在所述灰度级电压发生器800只产生预定数量的基准灰度级电压而不是产生所有灰度级电压的情况下,数据驱动器500可以通过划分所述基准灰度级电压并从所产生的灰度级电压当中选择所述数据信号来产生用于所有灰度级的灰度级电压。

信号控制器600控制选通驱动器400和数据驱动器500等。

图1所示的集成芯片700经过提供给输入FPC660和主FPC650的信号线接收外部信号,并经过提供给所述主面板单元300M和辅助FPC680的外围区域320M的导线将处理后的信号施加到该主面板单元300M和辅助面板单元300S,以便控制该主面板单元300M和辅助面板单元300S。参看图2,集成芯片700包括灰度电压发生器800、数据驱动器500和信号控制器600。

下面将详细描述液晶显示器件的显示操作。

信号控制器600从外部图形控制器(未示出)接收输入图像信号R、G和B,以及用于控制其显示的控制信号。作为所述输入控制信号的例子,存在垂直同步信号Vsync、水平同步信号Hsync、主时钟信号MCLK和数据使能信号DE。

信号控制器600在所述输入控制信号和输入图像信号R、G和B的基础上、根据液晶显示面板组件300的工作条件对输入图像信号R、G和B进行处理,以便产生选通控制信号CONT1和数据控制信号CONT2等,然后将所产生的选通控制信号CONT1传送给选通驱动器400,并将所产生的数据控制信号CONT2和处理后的图像信号DAT传送给数据驱动器500。

选通控制信号CONT1包括用于指出扫描开始的扫描开始信号STV,以及至少一个用于控制选通接通电压Von的输出周期的时钟信号。选通控制信号CONT1还可以包括用于限定所述选通接通电压Von的持续时间的输出使能信号OE。

数据控制信号CONT2包括用于指出用于一个像素行的数据传输(transmission)的水平同步开始信号STH、用于命令将相关数据电压施加到数据线D1到Dm上的加载信号LOAD和数据时钟信号HCLK。数据控制信号CONY2还可以包括用于相对所述公共电压Vcom反相所述数据信号的电压极性的反相信号RVS(此后,“相对所述公共电压Vcom的数据信号的电压极性”简写为“数据信号极性”)。

响应来自信号控制器600的数据控制信号CONT2,数据驱动器500接收对于一个像素行的数字图像数据DAT并选择与该数字图像数据DAT对应的灰度级电压,以便将该数字图像数据DAT转换为相关的模拟数据信号。此后,该模拟数据信号被施加到相关的数据线D1到Dm上。

选通驱动器400根据来自信号控制器600的选通控制信号CONT1将选通接通电压Von施加到选通线G1到Gn,以便接通连接到选通线G1到Gn的开关元件Q。结果,施加到数据线D1到Dm的数据信号被经过导通的开关元件Q施加到相关的像素PX。

施加到像素PX的数据信号的电压与所述公共电压Vcom之间的差变成液晶电容器CLC的充电电压,即,像素电压。液晶分子的排列根据所述像素电压的强度而变化。因此,穿过液晶层3的光的偏振发生变化。由于所述偏振器配置在液晶显示面板组件300,所以,偏振的变化导致光透射比的变化。

以一个水平周期(或1H)为单位,即,以水平同步信号Hsync和数据使能信号DE的一个周期,重复执行前述操作,以便连续地将选通接通电压Von施加到所有的选通线G1到Gn,从而将所述数据信号施加到所有的像素。结果,显示图像的一帧。

当一个帧结束时,下一个帧开始,并且控制施加到数据驱动器500的反相信号RVS的状态,以便使被施加到每个像素的数据信号的极性与在前帧中的极性相反(帧反相(inversion))。此时,甚至在一个帧中,根据所述反相信号RVS的特征,流经一条数据线的数据信号的极性可以被反相(行反相和点反相)。另外,施加到一个像素行上的数据信号的极性可以彼此互不相同(列反相和点反相)。

现在,结合图4到7详细描述根据本发明实施例的液晶显示器器件。

图4示出了根据本发明实施例部分驱动液晶显示器器件的例子,图5的框图示出了根据本发明实施例的选通驱动器,和图6示出了用于图5所示选通驱动器的移位寄存器的第j级的例子。图7示出了图5所示的选通驱动器的信号的波形。

参看图4,示出了日期、时间等作为将要在主面板300M或辅助面板300S上显示的屏幕的例子。没有在整个屏幕上而是在部分屏幕上显示所述图像。

现在将描述用于显示器件的能够执行屏幕部分驱动以及屏幕完全驱动的驱动装置。

参看图5,选通驱动器400是一个移位寄存器,其包括行排列并连接到选通线G1到Gn的多个级410。多个扫描开始信号STV1到STV4、多个时钟信号CLK1到CLK2和选通断开电压Voff被输入给选通驱动器400。另外,移位寄存器400包括4级组411-414,每一级组被连接到预定数量的选通线G1到Gn

每级410具有置位端S、选通电压端GV、一对时钟端CK1和CK2、复位端R和输出端OUT。

在例如第j级ST(j)的每一级中,置位端S被施加有最后级ST(j)的选通输出,即,最后一级的选通输出Gout(j-1),而复位端R被施加有下一级ST(j+1)的选通输出,即下一级选通输出Gout(j+1)。另外,时钟端CK1和CK2被施加有时钟信号CLK1和CLK2,而选通电压端GV被施加有选通断开电压Voff。选通输出端OUT传送选通输出Gout(j)。

但是,级组411到414的第一级分别被施加有扫描开始信号STV1到STV4而不是最后级的选通输出。当第j级ST(j)的时钟端CK1和CK2被分别施加有时钟信号CLK1和CLK2时,与所述第j级ST(j)相邻的第(j-1)和第(j+1)级ST(j-1)和ST(j+1)的时钟端CK1和CK2被分别施加有时钟信号CLK2和CLK1。

当所述电压电平足够高来驱动开关元件Q时,时钟信号CLK1和CLK2最好与所述选通接通电压Von相同。当所述电压电平为低时,时钟信号CLK1和CLK2最好与所述选通断开电压Voff相同。如图7所示,时钟信号CLK1和CLK2可以具有50%的占空比和180°的相位差。

参看图6,根据本发明实施例的选通驱动器400的例如第j级的每一级都包括多个NMOS晶体管T1到T7以及电容器C1和C2。可选地,可以使用PMOS晶体管来代替所述NMOS晶体管。另外,电容器C1和C2可以是在产品处理期间在漏极和源极之间形成的寄生电容。

晶体管T1被连接在时钟端CK1和输出端OUT之间,晶体管T1的控制端被连接到触点J1。

晶体管T2的输入端和控制端被共同连接到置位端S,而晶体管T2得输出端被连接到触点J1。

晶体管T3和T4以彼此并联的形式连接在触点J1和选通电压端GV之间。晶体管T3的控制端被连接到复位端R,而晶体管T4的控制端被连接到触点J2。

晶体管T5和T6被连接在输出端OUT和选通电压端GV之间。晶体管T5的控制端被连接到触点J2,晶体管T6的控制端被连接到时钟端CK2。

晶体管T7被连接在触点J2和选通电压端GV之间,晶体管T7的控制端被连接到触点J1。

电容器C1被连接在时钟端CK1和触点J2之间,而电容器C2被连接在触点J1和输出端OUT之间。

现在将描述例如第j级STj的所述级的操作。

为描述方便起见,与时钟信号CLK1和CLK2的高电平对应的电压被称做高电压,而与时钟信号CLK1和CLK2的低电平对应的电压被称做低电压,其等于选通断开电压Voff。

首先,当时钟信号CLK2和最后级选通输出Gout(j-1)处于高电平时,晶体管T2、T6和T7被导通。因此,晶体管T2将所述高电压传送给触点J1,晶体管T6将所述低电压传送给输出端OUT,而晶体管T7将所述低电压传送给触点J2。结果,晶体管T1导通,和时钟信号CLK1被输出给输出端OUT。此时,由于时钟信号CLK1具有所述低电压,因此,输出电压Gout(j)具有所述低电压。同时,由于电容器C1在其两端具有相同的电压,所以,电容器C1不被充电,但电容器C2则利用与所述高电压与所述低电压之间的差对应的电压充电。

此时,时钟信号CLK1和下一级选通输出Gout(j+1)处于低电平,而触点J2也处于低电平,因此,其控制端被连接到时钟信号CLK1或下一级选通输出Gout(j+1)的所有晶体管T3、T4和T5都处于截止状态。

随后,当时钟信号CLK1和最后级选通输出Gout(j-1)处于低电平时,晶体管T6和T2被截止。因此,电容器C2处于浮动状态,从而使晶体管T1保持截止状态。

此时,由于时钟信号CLK1处于低电平,输出端OUT的电压被改变到所述高电平,由于电容器C2的缘故而使触点J2的电位增加所述高电压。虽然将触点J1的电位示为与在前的电压相同,但触点J1的电位实际上增加所述高电压。

此时,由于下一级选通输出Gout(j+1)和触点J2处于低电平,所以,晶体管T5和T6也处于截止状态。因此,输出端OUT只被连接到时钟信号CLK1并与所述低电压断开,因此,从输出端OUT输出所述高电压。

利用与其两端电位差对应的电压对电容器C1充电。

接着,下一级选通输出Gout(j+1)和时钟信号CLK2处于高电平,时钟信号CLK1处于低电平,因此,晶体管T3导通,从而向触点J1传送所述低电压。因此,其控制端被连接到触点J1的晶体管T7截止。因此,电容器C1处于浮动状态,而触点J2保持在在前电压电平的状态,即,保持在所述低电压电平。此时,由于时钟信号CLK1处于低电平,所以,电容器C1两端之间的电压是0V。

同时,由于晶体管T1截止,所以,输出端OUT与时钟信号CLK1断开。相反,当晶体管T6导通时,输出端OUT被连接到所述低电压,从而从输出端OUT输出所述低电压。

接着,当时钟信号CLK1处于高电平时,电容器C1的一端的电压被改变为所述高电压,而电容器C1另一端的电压,即,触点J2的电压被改变为所述高电压,从而,电容器C 1两端之间的电压保持在0V电压。因此,晶体管T4导通以将所述低电压传送给触点J1,从而使晶体管T1保持在导通状态。晶体管T5导通以将所述低电压传送给输出端OUT,从而使输出端OUT持续输出所述低电压。

此后,在最后级选通输出Gout(j-1)处于所述高电压之前,触点J1的电压被保持在所述低电压,并且由于电容器C1使得触点J2的电压与时钟信号CLK1同步改变。因此,当时钟信号CLK1和CLK2分别具有高和低电平时,输出端OUT经过晶体管T5被连接到低电压。相反,当时钟信号CLK1和CLK2分别具有低和高电平时,输出端OUT经过晶体管T6被连接到所述低电压。

利用这种方式,级411基于与时钟信号CLK1和CLK2同步的最后级和下一级的选通输出Gout(j-1)和Gout(j+1)而产生选通输出Gout(j)。如上所述,用于根据本发明所述实施例的显示器的移位寄存器400包括多个级组411到414,并且所述级组411到414中的每一个都被连接到预定数量的选通线G1到Gn上。所述级组411到414的第一级ST1、ST(j-1)、ST(k)和ST(I)分别被施加有第一到第四扫描开始信号STV1到STV4,而不是其最后级的选通输出。即,级组411到414的第一级、特别是级组412到414的第一级ST(j-1)、ST(k)和ST(I)没有被连接到上相邻级组411到413的最后级(未示出),例如,当输入第三扫描开始信号STV3时,只有级组413工作和在屏幕上显示部分图像,并且当输入第四扫描开始信号STV4时,只有级组414工作和在屏幕上显示部分图像。

另外,可以同时输入第一和第三扫描开始信号STV1和STV3。此外,可以同时输入第二和第四扫描开始信号STV2和STV4。

扫描开始信号STV1到STV4的这种选择可以使用图8所示的多路分解器710来执行。多路分解器710可以被嵌入在图1所示的集成芯片700中。如上所述,通过选择第一到第四扫描开始信号STV1大STV4中的一个或两个,可以在部分屏幕上显示图像。否则,通过连续地选择所有的第一到第四扫描开始信号STV1到STV4,能够显示整个屏幕。

例如,如图9所示,第一级组411的最后级的选通输出被表示为Gout(j-2),第二级组412的最后级的选通输出被表示为Gout(k-1),而第三级组413的最后级的选通输出被表示为Gout(I-1)。当产生级组411到413的最后级的选通输出Gout(j-2)、Gout(k-1)和Gout(I-1)时,可以输入第二到第四扫描开始信号STV2到STV4。因此,如上所述,选通输出被连续输出,从而可以显示整个屏幕,换言之,所述第二到第四扫描开始信号STV2到STV4与级组411到413的最后级的选通输出Gout(j-2)、Gout(k-1)和Gout(I-1)同步输入。另一方面,代替前述的最后和下一个选通输出Gout(j-1)和Gout(j+1),可以将独立的进位信号施加到所述置位和复位端S和R。另外,虽然根据本发明的所述移位寄存器被分成四个级组411到414,但本发明并不局限于此,至少两组是足够的。

在这种方式下,能够只显示屏幕的必要部分,因此可以降低功耗。对于诸如滑动型电话的双显示器器件或中等或小尺寸的液晶显示器的外部显示面板来讲,通常使用能够工作于反射和透射模式的透反射(transflective)面板。特别是,在反射模式下,由于如图4所示可以在所有时间内在屏幕上显示时间或数据,所以,通过使用所述部分驱动可以进一步降低功耗。

根据本发明,移位寄存器被分为多个级组,和能够只显示必须的部分屏幕,因此,可以进一步降低功耗。尽管已经描述了本发明的范例性实施例及经过修改的例子,但是,本发明并不局限于这些实施例和例子,相反,在不脱离所附权利要求、所述详细描述和附图的范围的情况下可以各种形式进行修改。因此,这种修改属于本发明的范围是很自然的。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号