首页> 中国专利> 用于有效的混和精度DSP的分割乘法器

用于有效的混和精度DSP的分割乘法器

摘要

给出了一种方法和结构,可利用该方法和结构来获得用于乘法资源有效的子字并行。在一个优选实施例中给出了一个双二元补码乘法器,这样n位操作数B可以被分割,并且该操作数B的每一部分并行地与另一操作数A相乘。其中间乘积和补偿向量在加法器中组合,以校正来自该乘法器的二元补码子积的任何错误负号,处理分割操作数B的最低有效位或者较低的p位,或者说B[p-1:0],其中p=n/2。补偿向量C是使用简单电路从A和B操作数中获得的。该技术可以被轻易扩展到3个或者更多个并行乘法器,在其上可分割n位操作数D,并且并行地与操作数A相乘。以和双二元补码乘法器实施例相似的方式,补偿向量C’可以从操作数D和A中相似地获得。

著录项

  • 公开/公告号CN1561478A

    专利类型发明专利

  • 公开/公告日2005-01-05

    原文格式PDF

  • 申请/专利权人 皇家飞利浦电子股份有限公司;

    申请/专利号CN02819320.2

  • 发明设计人 G·F·布尔恩斯;

    申请日2002-09-30

  • 分类号G06F7/52;

  • 代理机构中国专利代理(香港)有限公司;

  • 代理人邹光新

  • 地址 荷兰艾恩德霍芬

  • 入库时间 2023-12-17 15:43:15

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2006-01-18

    发明专利申请公布后的视为撤回

    发明专利申请公布后的视为撤回

  • 2005-01-05

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号