首页> 中国专利> 调制方法,记录方法,重放方法,记录和重放装置,记录和重放方法,以及重放装置

调制方法,记录方法,重放方法,记录和重放装置,记录和重放方法,以及重放装置

摘要

一种调制方法,利用在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码,将数据变换为代码,该方法包括将8位数据变换为10位代码的步骤,利用的代码不是在转变1T,4T,1T,3T,1T,或1T,3T,1T,4T,1T之间的长度发生在与两个相同代码的延续相应的波形串中的代码,其中T为转变之间的最小长度,该波形串是由连续代码的代码序列进行NRZI调制所产生的,在代码序列中,连续“1”的个数不大于N,N为12至18。

著录项

  • 公开/公告号CN1121660A

    专利类型发明专利

  • 公开/公告日1996-05-01

    原文格式PDF

  • 申请/专利权人 索尼公司;

    申请/专利号CN95104063.4

  • 发明设计人 福田伸一;

    申请日1995-03-14

  • 分类号H03M7/30;G11B20/10;

  • 代理机构中国专利代理(香港)有限公司;

  • 代理人张志醒

  • 地址 日本东京

  • 入库时间 2023-12-17 12:39:53

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2015-04-15

    专利权有效期届满 IPC(主分类):H03M7/30 授权公告日:20030507 期满终止日期:20150314 申请日:19950314

    专利权的终止

  • 2003-05-07

    授权

    授权

  • 1997-01-08

    实质审查请求的生效

    实质审查请求的生效

  • 1996-05-01

    公开

    公开

说明书

本发明涉及调制方法,记录方法,重放方法,记录和重放装置,记录和重放方法,以及重放装置,特别涉及用于将8位数据变换为10位代码的8到10(8-10)调制。

在用于将音频数据记录到诸如磁带之类的记录媒质上或从其上重放该音频数据的数字音频磁带记录器(DAT)中,采用8-10调制以便使8位数据变换为10位代码。

具体地说,在通常的8-10调制中,按照代码表将8位数据变换为10位代码,在该代码表中,被分配给8位数据的各代码是(0,3;8,10;1)代码,并有通常所说的等于0,±2的代码字数字和(CDS),即,从在不归零反转(NRZI)调制后代码的“1”的个数中减去“0”的个数所得到的值,或者每个代码的数字和值(DSV),如图1至7中所示。在下文中,该代码表被称为DDS2代码表。在图1至7中,由Q所指的值是直到相应代码的各代码的DSV,由Q'所指的值是直到相应代码的前面代码的各代码的DSV。而且由所谓的低差异代码(LDC)使用分配给一数据的两代码中的一个。

DAT有由8-10调制器61,NRZI调制器62等所组成的记录系统,和由积分均衡器73,二进制编码电路74,NRZI解调器77,8-10解调器78等所组成的重放系统,如图8中所示。8-10解调器61将8位数据变换为10位代码。NRZI调制器62对数据进行NRZI调制,并将所得到的代码,经记录放大器63,提供给通常所说的旋转磁头64。从而,音频数据靠所谓的螺旋扫描被记录在磁带5上。

从另一方面来说,在音频数据的重放中,积分均衡器73对由旋转磁头71从磁带5上重放的重放信号进行积分均衡。二进制编码电路74将被均衡的重放信号(在下文中被称作均衡波形)编成二进制代码。NRZI解调器77对所得到的代码进行NRZI解调,产生10位代码。8-10解调器78其后将此代码变换为8位数据。于是,音频数据被还原。锁相环路(PLL)75重放出信道时钟,用步检测电路76,例如,检测出各代码的定界等。

近来,DAT也已被用作数据记录器,用于对除音频数据以外的信息处理装置的数据进行存储。该数据记录器也使用上述的8-10调制器,积分均衡器和二进制编码电路。

其间,通常的数据记录器使用上述积分均衡器。也就是说,沿磁带的磁道的线性记录密度,被例如设定为61kbps,这在重放信号中不会引起符号间干扰。所以,用通常的电路配置不能实现高记录密度。

因此,可以设想使用用于控制符号间干扰的大小以增加线性记录密度的所谓局部响应技术。具体来说,可以使用局部响应等级1的均衡器代替积分均衡器73,可以使用Viterbi(维特比)解码器代替二进制编码电路74。

在通常的DDS2代码表中,使用有若干个连续“1”的各代码,例如,分配给以二进制表示的“11101011”,“00101011”和“11111110”数据的代码“1111111111”,“0111111111”和“1111111110”,如图1至7中所示。“11101011”的数据在下文中被称作数据“EB”。根据对这些代码进行NRZI调制所得到的波形串,按照磁化极性的反转,实现在磁带上的数据的记录。因此,对于有连续“1”的个数的代码,当以磁化极性反转的微分所得到的三重重放信号被局部响应等级1均衡时,若干连续“0”出现在均衡波形上。

根据均衡波形的包络,确定鉴别三重均衡波形(通常所说的眼孔图样)的两个门限值,以便与重放信号的电平变化相适应。所以,在均衡波形中的许多连续的“0”使这些门限值不能稳定地得到,从而,使差错率变坏。此外,是由通常所说的漏失还是由连续的“0”使该电平降低,对此不能确定。

在Viterbi解码中,当在通常所说的最大似然解码中,在均衡波形中出现连续“0”时,不能确定数据。换句话说,当如上所述使用许多连续“1”时,必须增加Viterbi解码器的存储器。从而,扩大了电路的规模。

同样地,在通常的DDS2代码表中,代码“1011001110”,“0011001110”,“1110001110”和“0110001110”被分配给数据“AC”和“C6”,如图1至7中所示。这些代码当连续两次发生时,在波形串中就发生在转变1T,4T,1T,3T,1T或1T,3T,1T,4T,1T之间的长度,这里,T表示在在转变之间的最小长度。也就是说,这些代码产生大的峰值位移,使得差错率劣于其他代码的差错率。在通常的8-10调制中,相同代码的延续是不考虑的,并使用劣差错率的代码。

鉴于上述技术的状态,本发明的目的在于提供调制方法,记录方法,重放方法,记录和重放装置,记录和重放方法,以及重放装置,从而与通常的情况相比,可能实现记录媒质的较高记录密度,改善差错率,并且在进行Viterbi解码中容易确定数据。

按照本发明,提供一种调制方法,利用在NRZI调制后有等于(0,3; 8,9 10;1)代码的0,±2的CDS的代码,将数据变换为代码,该方法包括,仅利用在连续代码的代码序列中连续“1”的个数不大于N,N为12至18,的这样的代码,将8位数据变换为10位代码的步骤。

按照本发明,还提供一种调制方法,利用在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码,将数据变换为代码,该方法包括,利用的代码不是在与两个相同代码的继续相应的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度的这样的代码,将8位数据变换为10位代码的步骤,这里,T代表在转变之间的最小长度,所述波形串是由对连续代码的代码序列进行NRZI调制产生的。

按照本发明,再提供一种调制方法,利用在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码,将数据变换为代码,该方法包括,利用的代码不是在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度的这样的代码,将8位数据变换为10位代码的步骤,这里,T代表在转变之间的最小长度,所述波形串是由对连续代码的代码序列进行NRZI调制产生的,而在该代码序列中,连续“1”的个数不大于N,其中N为12至18。

按照本发明,再提供一种记录媒质的记录方法,包括以下步骤:仅利用在连续代码的代码序列中,连续“1”的个数不大于N的代码, N为12至18,每一代码是在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码的这样的代码,将8位数据变换为10位代码;对所变换的代码序列进行NRZI调制,产生波形串;将所得到的波形串记录在记录媒质中。

按照本发明,还提供一种记录媒质的记录方法,包括以下步骤:利用的代码是在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的每个代码,而不是在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T或者1T,3T,1T,4T,1T之间的长度的这样的代码,将8位数据变换为10位代码,其中T代表在转变之间的最小长度,所述波形串是对连续代码的代码序列进行NRZI调制所产生的,对所变换的代码序列进行NRZI调制,产生波形串;和将所得到的波形串记录在记录媒质中。

按照本发明,亦提供一种记录媒质的记录方法,包括以下步骤:利用的代码是在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的每个代码,在代码序列中连续“1”的个数不大于N的代码,这里N是12至18,而不是在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度的这样的代码,其中T代表在转变之间的最小长度,波形串是对连续代码的代码序列进行NRZI调制产生的,将8位数据变换为10 位代码;对所变换的代码序列进行NRZI调制,产生波形串;和将所得波形串记录在记录媒质中。

按照本发明,此外还提供一种在其上记录着波形串的记录媒质的重放方法,该波形串是仅利用在连续代码的代码序列中,连续“1”的个数不大于N,N为12至18,的代码,每一代码是在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码,将8位数据变换为10位代码,并且其后对连续代码的代码序列进行NRZI调制而产生的,该重放方法包括以下步骤:用局部响应等级1对从记录媒质上重放的重放信号进行均衡;对被均衡的重放信号进行Viterbi解码,产生波形串;对所得到的波形串进行NRZI解调,产生代码序列;和将所得到的代码序列的每10位代码变换为从记录媒质上重放的8位数据。

按照本发明,还提供一种在其上记录有波形串的记录媒质的重放方法,该波形串是利用在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码,而不是在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T或者1T,3T,1T,4T,1T之间的长度的这样的代码,将8位数据变换为10位代码,其中T代表在转变之间的最小长度,并且其后对连续代码的代码序列进行NRZI调制而产生的,该重放方法包括以下步骤:用局部响应等级1对从记录媒质重放的重放信号进行均衡;对被均衡的重放信号进行Viterbi解码,产生波形串;对所得到的波形串进行NRZI解调,产生代码序列;和将所得代码序列的每10位代码变换为从记录媒质重放的8位数据。

按照本发明,提供一种在其上记录着波形串的记录媒质的重放方法,该波形串利用的代码是在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码和在代码序列中连续“1”的个数不大于N,N为12至18,的代码,而不是在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度的这样的代码,其中T代表在转变之间的最小长度,将8位数据变换为10位代码,并且接着对连续代码的代码序列进行NRZI调制而产生的,该重放方法包括以下步骤:用局部响应等级1对从媒质重放的重放信号进行均衡;对被均衡的重放信号进行Viterbi解码,产生波形串;对所得到的波形串进行NRZI解调,产生代码序列;和将得到的代码序列的每10位代码变换为从记录媒质重放的8位数据。

按照本发明,还提供一种记录和重放装置,包括:用于将8位数据变换为10位代码的变换装置,变换中利用的代码是使每一代码在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码,和在代码序列中连续“1”的个数不大于N,N为12至18,的代码,而不是在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度的这样的代码,其中T代表在转变之间的最小长度,所述波形串是由连续代码的代码序列进行NRZI调制而产生的;用于对来自变换装置的代码序列进行NRZI调制以产生波形串的NRZI调制装置;用于将来自NRZI调制装置的波形串记录在记录媒质中的记录装置;用于对来自记录媒质的信号进行重放的重放装置;用于对来自重放装置的重放信号用局部响应等级1进行均衡的均衡装置;用于对由均衡装置均衡了的重放信号进行Viterbi解码以产生波形串的Viterbi解码装置;用于对来自Viterbi解码装置的波形串进行NRZI解调以产生代码序列的NRZI解调装置;和用于将来自NRZI解调装置的代码序列的每10位代码变换为8位数据的解码装置。

按照本发明,还提供一种记录和重放方法,包括以下步骤:利用的代码是使每一代码在NRZI调制后,有等于(0,3;8,10;1)代码的0,±2的CDS的代码,和在代码序列中,连续“1”的个数不大于N的代码,这里,N为12至18,而不是在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度的这样的代码,其中T代表在转变之间的最小长度,波形串是对连续代码的代码序列进行NRZI调制而产生的,将8位数据变换为10位代码;对所变换的代码序列进行NRZI调制以产生波形串;将所得到的波形串记录在记录媒质中;从记录媒质中重放信号;对从记录媒质重放的重放信号用局部响应等级1进行均衡;对均衡过的重放信号进行Viterbi解码以产生波形串;对Viterbi解码的波形串进行NRZI解调以产生代码序列;和将NRZI解调的代码序列的每10位代码变换为8位数据。

按照本发明,还提供一种记录媒质的重放装置,包括:用于从装入该装置的记录媒质上重放信号并输出重放信号的重放设备;用于对来自重放设备的重放信号用局部响应等级1进行均衡的第一均衡设备;用于对由第一均衡设备均衡的重放信号进行Viterbi解码以重放波形串的Viterbi解码设备;用于对来自重放设备的重放信号进行积分均衡的第二均衡设备;用于对由第二均衡设备均衡的重放信号进行二进制编码以重放波形串的二进制编码设备;用于对来自Viterbi解码设备的波形串和来自二进制编码设备的波形串进行开关选择的开关设备;用于对开关设备所选择的波形串进行NRZI解调以重放代码序列的NRZI解调设备;和用于检测装入装置中的记录媒质的密度,并对开关设备进行控制以便当检测结果表明记录媒质的密度是高时,从Viterbi解码设备中选择波形串,和当检测结果表明记录媒质的密度是低时,从二进制编码设备中选择波形串的控制设备。

同样地,在按照本发明的记录媒质的重放装置中,该记录媒质被安装在一个盒子中,该盒子带有用于识别在其中所装记录媒质的记录密度的识别部分。

此外,在按照本发明的记录媒质的重放装置中,该记录媒质是装入一个盒子中的磁带状的记录媒质,该盒子带有用于指出该磁带状的记录媒质的线性记录密度的识别部分。

按照本发明的记录媒质的重放装置另外包括由开关设备选择地提供来自第一或者第二均衡设备的波形串,并且适宜于根据所提供的波形串重放信号时钟的时钟重放设备。

因此,在本发明中,只利用在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS,和在连续代码的代码序列中连续“1”的个数不大于N的代码,其中N为12至18,将8位数据变换为10位代码。然后,对连续代码的代码序列进行NRZI调制,并将其记录到记录媒质上。这样,在经过用局部响应等级1均衡和Viterbi解码,对来自记录媒质的信号进行重放中,使用有比在通常的8-10调制中更短的“1”的延续的代码。所以,能够缩短均衡波形的“0”的延续,并且能够稳定地确定用于鉴别均衡波形的门限值。如此,同通常的数据记录器相比较,能够改善差错率。此外,在使用有较短“1”的延续的代码的情况下,能够容易地实现在最大似然解码中数据确定,也就是说,存储器能够减少,Viterbi解码器的电路能够简化。另外,在使用控制符号间干扰的大小的局部响应技术的情况下,与DAT和通常的数据记录器相比较,线性记录密度能够增加。

另外还有,在本发明中,利用在NRZI调制后有等于(0,3;8,10;1)代码的0,±2的CDS的代码,而不是在与两个相同代码的延续相应的,由对连续代码的代码序列进行NRZI调制所产生的波形串中,产生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度这样的代码,这里T代表在转变之间的最小长度,将8位数据变换为10位代码。接着,连续代码的代码序列进行NRZI调制,并被记录在记录媒质中。这样,在经过用局部响应等级1均衡和Viterbi解码,对来自记录媒质的信号进行重放中,不使用大峰值位移的代码的情况下,与通常的数据记录器相比较,差错率能得到改善。同样地,在使用控制符号间干扰的大小的局部响应技术的情况下,与DAT和通常的数据记录器相比较,线性记录密度能得到增加。

此外,在本发明中,在盒子中的磁记录媒质的线性记录密度,根据在盒子上所装的识别部分,进行检测。对于高线性记录密度的盒子,用局部响应等级1对重放信号进行均衡,并进行Viterbi解码,以便重放波形串。对于低线性记录密度的盒子,重放信号被积分均衡和二进制编码,以便重放出波形串,作为对来自磁记录媒质的重放。如此,数据既能够自动地从通常的高线性记录密度的盒子中又能够自动地从通常的低线性记录密度的盒子中重放出来。

以下是附图的简略说明:

图1是表示在通常的8-10调制中部分DDS2代码表的图。

图2是表示在通常的8-10调制中部分DDS2代码表的图。

图3是表示在通常的8-10调制中部分DDS2代码表的图。

图4是表示在通常的8-10调制中部分DDS2代码表的图。

图5是表示在通常的8-10调制中部分DDS2代码表的图。

图6是表示在通常的8-10调制中部分DDS2代码表的图。

图7是表示在通常的8-10调制中部分DDS2代码表的图。

图8是表示通常的数据记录器的构造的方框图。

图9是表示按照本发明的数据记录器的特定构造的方框图。

图10是表示该数据记录器的8-10调制器的电路构造的图。

图11是表示有长的“1”的延续的代码的图。

图12是表示在通常的8-10调制中不使用的代码的图。

图13是表示有不良的差错率的代码的图。

图14是表示在按照本发明的8-10调制中特定代码表的一部分的图。

图15是表示在按照本发明的8-10调制中特定代码表的一部分的图。

图16是表示在按照本发明的8-10调制中特定代码表的一部分的图。

图17是表示在按照本发明的8-10调制中特定代码表的一部分的图。

图18是表示在按照本发明的8-10调制中特定代码表的一部分的图。

图19是表示在按照本发明的8-10调制中特定代码表的一部分的图。

图20是表示在按照本发明的8-10调制中特定代码表的一部分的图。

图21是表示在按照本发明的8-10调制中另一特定代码的图。

图22是表示在按照本发明的8-10调制中另一特定代码的图。

图23是表示在按照本发明的8-10调制中另一特定代码的图。

图24是表示该数据记录器的8-10解调器的特定的电路配置的图。

图25是表示按照本发明的数据记录器的重放系统的特定构造的方框图。

现在参考附图,说明调制方法,记录方法,重放方法,记录和重放装置,记录和重放方法以及重放装置的优选实施方式。在目前的实施例中,本发明应用于数据记录器上,沿各磁道,以数字音频磁带记录器(DAT)或者通常的数据记录器两倍的、设定于122kbps的线性记录密度,将来自信息处理器的数据存储在用作记录媒体的磁带上。

按照本发明的数据记录器含有,作为其记录系统的重要部分的,用于将8位数据变换为10位代码的8-10调制器10,用于对来自8-10调制器的连续代码的代码序列进行NRZI调制,以产生波形串的NRZI调制器21,用于放大来自NRZI调制器21的波形串的放大器22,和用于根据由放大器22放大的波形串在磁带1上进行记录的旋转磁头23,如图9所示。

该8-10调制器10将8位数据变换为10位代码,使用在NRZI调制之后有通常所说的等于(0,3;8,10;1)代码的0,±2的CDS、并且在连续代码的—代码序列中有不大于N(N=12至18)的连续“1”的数据代码,而不是那种、在与两个相同代码的延续相应的、由NRZI调制代码序列所产生的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T(T表示在转变之间的最小长度)之间的长度的代码。

该NRZI调制器21起作预编码器的作用,相当于在重放系统中用局部响应等级1的均衡作用,这在后面将会说明。该NRZI调制器21对8-10调制器10所提供的代码序列进行NRZI调制,以产生波形串,并将所得到的波形串经放大器22,提供给旋转磁头23。从而由信息处理器,例如,个人计算机或工作站所提供的数据,利用通常所说的螺旋扫描,按磁化极性的反向,被记录在磁带1上。

更详细地说,8-10调制器10有一用于将8位数据变换为10位代码的8-10变换电路11,一个用于存储通常所说的DSV的触发器(FF)12,和一个用于将8-10变换电路11按并联数据方式所提供的代码变换成串行数据的移位寄存器13,如图10所示。

8-10变换电路11,由起如后面将会说明的代码表作用的逻辑电路组成,根据由FF12提供的、直到在前输出代码的各代码的DSV值Q',将8位数据变换为10位代码。8-10变换电路11将该10位代码提供给移位寄存器13,并且将直到相应代码的各代码的DSV值Q提供给FF12。

移位寄存器13,按指示数据的定界符的数据字节时钟,装入由8-10变换电路11以并联数据方式提供的10位代码,并且接着根据通道时钟,移动代码的每一位,将此代码提供给NRZI调制器21。

NRZI调制器21有一以来自移位寄存器的代码作为时钟而工作的FF21a,和一使FF21a的输出反相的反相电路21b,以利用该反相输出作为它的输入,如图10中所示。当提供“1”时,FF21a将其输出反相,也就是说,NRZI调制由位寄存器13连续地提供的代码,产生波形串。

现在详细地对8-10变换电路11进行说明。

8-10变换电路11按照由代码组成的代码表,将8位数据变换为10位代码,该代码有CDS,从NRZI已调代码的“1”的个数中减去“0”的个数得到其数值,即,每个代码的DSV等于(0,3;8,10;1)代码的0,±2,并且在其中连续“1”的个数不大于N(N=12至18),用于将8位数据变换为有通常所说的“0”的最小游程d等于0和“0”的最大游程K等于3的10位代码。

也就是说,8-10变换电路11采用代码表,在此代码表中,引起“1”的长延续并且在通常用于数据记录器的代码表(DDS2代码表)中分配给如图11所示数据“11101011”(数据EB),“00101011”和“11111110”的代码“1111111111”,“0111111111”和“1111111110”,由不用于DDS2代码表中的15个代码,例如,“0111001001”;“0111001011”,“0111001110”等,如图12所示,来代替。在图12中,用Q所表示的值是直到相应代码的各代码的DSV值,用Q'表示的值是直到在相应代码之前的代码的各代码的DSV值。分配给一个数据的两个代码的一个是由通常的LDC选择。示于图11中的有代码的“1”的长延续的各代码,以开始于“1”的最长延续的代码的顺序,由有不大于N的连续“1”的个数的代码所代替。

虽然如上所述,有不好的差错率、会引起比其它代码更大峰值位移的代码被包含在有不大于N的连续“1”的个数的代码表中,如此,8-10变换电路11将8位数据变换为10位代码,使用一个代码而不是多个代码,在多个代码中,对于由NRZI调制代码序列所产生的波形串,在与两个相同代码的延续相当的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T(T表示在转变之间的最小长度)之间的长度。

也就是说,分配给数据“A6”和“C6”的代码“1011001110”“0011001110”,“1110001110”和“0110001110”,如果连续地出现两次,如图13所示,就在波形串中发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度。8-10变换电路11使用代码表,在该代码表中这些代码由不用于DDS2代码表中的代码(如图12中所示)代替。8-10变换电路11也使用一代码表,在该代码表中,分配给数据“76”,“A7”···的是不好的差错率的代码而不是上面所提到的代码“1011001110”,“0011001110”“1110001110”和“0110001110”,例如,代码“0010110110”“1010110110”,“1011011010”和“0011011010”由不用于DDS2代码表中的代码代替,如图13所示。

如上所述,可取代的代码的个数是15。但是,当不好的差错率的代码被包括在这些15个代码之中时,用于防止“1”的延续的代码,和用于改善差错率的代码的总数必定受到限制。因此,8-10变换电路使用如图14至20所示的代码表,在该代码表中,在DDS2代码表中分配给数据“EB”的代码“1111111111”由代码“0111001001”代替,分配给数据“C6”的代码“1110001110”和“0110001110”由代码“0111001011”代替,分配给数据“A6”的代码“1011001110”和“0011001110”由代码“0111001110”代替,分配给数据“2B”的代码“01111111111”由代码“0010011011”或者“1010011011”代替,分配给数据“FE”的代码“1111111110”和“0111111110”由代码“1100100110”和“0100100110”代替,分配给数据“AB”的代码“1011111111”和“0011111111”由代码“1110110010”和“0110110010”代替,分配给数据“EA”的代码“1111111101”由代码“1011110010”或“0011110010”代替,分配给数据“C5”的代码“1110001011”和“0110001011”由代码“1100100011”和“0100100011”代替,分配给数据“76”的代码“0010110110”和“1010110110”由代码“0010011110”和“1010011110”代替,以致连续“1”的个数是不大于14(N=14)。代码对数据的分配不限于图14至20中所示的关系,能够任意地进行各种不同的组合。

如图14至20中所示的代码表只是一个特定的例子。所以,代码表可被用于,例如,连续“1”的个数不大于18(N=18)的情形,并且其中,在DDS2代码表中,代码“0010011110”或“1010011110”分配给数据“EB”,代码“1011110010”或“0011110010”分配给数据“A6”,代码“1100100011”或“0100100011”分配给数据“C6”,代码“1100100110”或“0100100110”分配给数据“76”,代码“0010011011”或“1010011011”分配给数据“A7”,代码“1110110010”或“0110110010”分配给数据“C5”,代码“0111001110”分配给数据“47”,代码“0111001011”分配给数据“74”,和代码“0111001001”分配给数据“C7”,如图21中所示。

同样地,代码表可被用于,例如,连续“1”的个数是16(N=16)的情形,并且其中,在DDS2代码表中,代码“0010011001”或“1010011001”分配给数据“EB”,代码“0010011110”或“1010011110”分配给数据“A6”,代码“1011110010”或“0011110010”分配给数据“C6”,代码“1100100011”或“0100100011”分配给数据“2B”,代码“1100100110”或“0100100110”分配给数据“FE”,代码“0010011011”或“1010011011”分配给数据“76”,代码“1110110010”或“0110110010”分配给数据“A7”,代码“0111001110”分配给数据“C5”,代码“0111001011”分配给数据“47”,和代码“0111001001”分配给数据“74”,如图22中所示。

同样地,代码表可被用于,例如,连续“1”的个数是14(N=14)的情形,并且其中,在DDS2代码表中,代码“0110100110”或“1110100110”分配给数据“EB”,代码“0010011001”或“1010011001”分配给数据“A6”,代码“0100110010”或“1100110010”分配给数据“C6”,代码“0010011110”或“1010011110”分配给数据“2B”,代码“1011110010”或“0011110010”分配给数据“FE”,代码“1100100011”或“0100100011”分配给数据“AB”,代码“1100100110”或“0100100110”分配给数据“EA”,代码“0010011011”或“1010011011”分配给数据“76”,代码“1110110010”或“0110110010”分配给数据“A7”,代码“0111001110”分配给数据“C5”,代码“0111001011”分配给数据“47”,和代码“0111001001”分配给数据“74”,如图23中所示。

此外,代码表可被用于,例如,连续“1”的个数是12(N=12)的情形,并且其中,在DDS2代码表中,代码“0110100110”或“1110100110”分配给数据“EB”,代码“0010011001”或“1010011001”分配给数据“A6”,代码“0100110010”或“1100110010”分配给数据“C6”,代码“0010011110”或“1010011110”分配给数据“2B”,代码“1011110010”或“0011110010”分配给数据“FE”,代码“1100100011”或“0100100011”分配给数据“AB”,代码“1100100110”或“0100100110”分配给数据“EA”,代码“0010011011”或“1010011011”分配给数据“OB”,代码“1110110010”或“0110110010”分配给数据“B3”,代码“0111001110”分配给数据“EF”,代码“0111001011”分配给数据“FC”,和代码“0111001001”分配给数据“FD”。

下面将对数据记录器的重放系统进行说明。

数据记录器含有,作为它的重放系统的重要部分,用于从磁带1重放信号并输出重放信号的旋转磁头31,用于对来自旋转磁头31的重放信号进行放大的放大器32,用于用局部响应等级1对由放大器32放大的重放信号进行均衡的PRI均衡器33,用于对由PRI均衡器33均衡的重放信号(此后称为均衡波形)进行Viterbi解码并重放波形串的Viterbi解码器34,用于重放基于来自PRI均衡器33的均衡波形的信道时钟的锁相环路(PLL)35,用于从来自Viterbi解码器34的波形串中检出同步信号的同步检波电路36,用于对来自Viterbi解码器34的波形串进行NRZI解调并重放代码序列的NRZI解调器37,和与8-10调制器10对应的8-10解调器40,用于将来自NRZI解调器37的代码序列的每一代码变换为数据,如图9所示。

旋转磁头31以磁带1的磁化极性反向的差分信号形成输出三进制重放信号。放大器32放大该重放信号并将所得到的信号提供给PRI均衡器33。

PRI均衡器33用局部响应等级1对重放信号均衡,并将对连续“1”的代码有连续“0”(即通常所说的眼孔图样)的均衡波形提供给Viterbi解码器34。Viterbi解码器34应用由均衡波形的包络所获得的门限值对均衡波形进行鉴别,并执行所谓的最大似然解码,产生波形串。也就是说,当在记录系统中的8-10调制器10,将数据变换为比在由通常的数据记录器所进行的8-10调制中更短的“1”的延续的代码时,在均衡波形中“0”的延续能被缩减,并且能稳定地确定用作鉴别均衡波形的门限值。因此,与通常的数据记录器相比较,差错率能得到改善。此外,当使用较短的“1”的延续的代码时,数据能容易地在最大似然解码中确定,也就是说,存储器能减少,并且Viterbi解码器34的电路能得到简化。

如以上所述,记录系统的8-10调制器10不使用大峰值位移的、在与两个相同代码的延续相应的波形串中,发生在转变1T,4T,1T,3T,1T,或者1T,3T,1T,4T,1T之间的长度的代码。所以,与通常的数据记录器相比,差错率能得到改善。

PLL根据由PRI均衡器33所提供的均衡波形还原出信道时钟,并将该信道时钟提供给Viterbi解码器34。同步检波电路36从Viterbi解码器34提供的波形串中检出同步信号,并将指示代码或数据的定界符的数据字节时钟提供给8-10解调器40。

NRZI解调器37有一用于将来自Viterbi解调器34的波形串的每一位顺序地进行存储的FF37a,和一异或(EXOR)电路37b,如图24所示。该FF37a靠来自PLL35提供的信道时钟顺序地存储波形串的每一位,使波形串延时一个信道时钟的大小。EXOR电路37b得到在前和随后波形串的各位的异或,由此对波形串进行NRZI解调,还原出代码序列。接着,EXOR电路37b将代码序列提供给8-10解调器40。

8-10解调器40有一用于将每一代码与由EXOR电路37b提供的代码序列分开的移位寄存器41,用于将来自移位寄存器41的代码进行闩锁的闩锁电路42,和用于将来自锁存电路42的10位代码变换为8位数据的10-8变换电路43,如图24中所示。

移位寄存器41,根据PLL35提供的信道时钟进行工作,将每一代码与由EXOR电路37b按串行数据提供的代码序列分开,以便将所得到的代码按并行数据提供给锁存电路42。锁存电路42,根据由同步检波电路36提供的数据字节时钟,锁存10位代码。

10-8变换电路43由逻辑电路组成,用于实现由8-10变换电路11所进行处理过程的逆过程。10-8变换电路43将由锁存电路42所提供的10位代码变换为8位数据。因此,根据磁带1数据被还原了。

如由以上说明所明了的那样,从记录器使用了用于控制符号间干扰的大小的局部响应技术。从而,与DAT或通常的数据记录器相比,能增加线性记录密度。在以上所述的实施方式中,线性记录密度增加到通常实例的两倍。但是,线性记录密度不限于通常密度的两倍,可以是(M+1)/M,M=1,2,3,···。

作为一个具体的例子,下面说明一个既可根据有61kbps的通常的线性记录密度的磁带,又可根据有122kbps的较高线性记录密度的磁带来还原数据的数据记录器,与在以上所述数据记录器的还原系统中电路相同的电路,用同样的参考数字代表,对其将不作详细说明。

数据记录器,除从旋转磁头31到8-10解调器40的各部件之外作为其重放系统的重要部分,含有用于对放大器32放大了的重放信号进行积分均衡的积分均衡器51,用于对来自积分均衡器51的均衡波形进行二进制编码和使波形串重放的二进制编码电路52,用于对来自积分均衡器51或PRI均衡器33的均衡波形以开关的方式进行选择并将所选择的均衡波形提供给PLL35的开关53,用于对来自二进制编码电路52或者Viterbi解码器34的波形串以开关的方式进行选择的开关54,在通常的数据记录器中所使用的8-10解调器(DDS2解调器)55,用于对来自DDS2解调器55或者8-10解调器40的数据以开关方式进行选择的开关56,和用于根据识别在磁带1的盒子2上构造的线性记录密度的识别孔3检测磁带1的线性记录密度,并根据检测结果控制开关53、54和56的识别孔检测电路57,如图25所示。

积分均衡器51对来自放大器32的重放信号作积分式的均衡。二进制编码电路52对所均衡的波形进行二进制编码。DDS2解调器55根据如图1至7中所示的通常的DDS2代码表,将由NRZI解调器37提供的10位代码变换为8位数据。

识别孔检测电路57根据识别孔3判断所装的磁带盒2是否是61kbps或者122kbps的线性记录密度。当线性记录密度是122kbps时,识别孔检测电路57控制开关53,以选择来自PRI均衡器33的被均衡的波形,控制开关54,以选择来自Viterbi解码器34的波形串,和控制开关56,以选择来自8-10解调器40的数据。另一方面,当线性记录密度是61kbps时,识别孔检测电路57控制开关53,以选择来自积分均衡器51的被均衡的波形,控制开关54,以选择来自二进制编码电路52的波形串,和控制开关56,以选择来自DDS2解调器55的数据。

PLL35重放 与线性记录密度相对应的频率的信道时钟。Viterbi解码器34,8-10解调器40,二进制编码电路52和DDS2解调器55,以相应的信道时钟工作。

因此,采用上述的数据记录器,既可从通常的低线性记录密度的磁带盒2,又可从较高的线性记录密度的磁带盒2,能自动地重放数据。

将会得到理解的是,本发明不限于上面所说明的实施方式,而是可以应用于例如光盘作记录媒体的光盘装置。再有,虽然在上面的实施方式中由逻辑电路实现了代码表,但该代码表也可由只读存储器(ROM)构成。也就是说,各代码可利用数据作为读出地址而由ROM读出。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号