首页> 中国专利> 集成电路设备、集成电路、面板显示设备及显示面板驱动器

集成电路设备、集成电路、面板显示设备及显示面板驱动器

摘要

本发明涉及一种集成电路设备、集成电路、面板显示设备及显示面板驱动器。该集成电路设备包括第一和第二集成电路(4-1,4-2)以及电源线(6,7)。第一集成电路(4-1)包括:第一电源电路(46);定时产生电路(44),用于产生同步信号;第一电源控制部(45)。第二集成电路(4-2)包括:第二电源电路(46);第二电源控制部(45)。电源线与第一和第二电源电路的输出电连接。第一和第二电源控制部的每一个被配置成在向其提供睡眠退出命令之后响应于开始提供同步信号而分别开始第一和第二电源电路的操作。在将睡眠退出命令提供给第一集成电路之后经过了预定等待时间之后,定时产生电路(44)开始提供同步信号。

著录项

  • 公开/公告号CN103871380A

    专利类型发明专利

  • 公开/公告日2014-06-18

    原文格式PDF

  • 申请/专利权人 瑞萨SP驱动器公司;

    申请/专利号CN201310655460.3

  • 发明设计人 水野敏雄;小林美穗;樱井纯平;

    申请日2013-12-06

  • 分类号G09G3/36;

  • 代理机构中原信达知识产权代理有限责任公司;

  • 代理人李兰

  • 地址 日本东京

  • 入库时间 2023-12-17 00:01:10

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-04-10

    授权

    授权

  • 2016-10-19

    著录事项变更 IPC(主分类):G09G3/36 变更前: 变更后: 申请日:20131206

    著录事项变更

  • 2015-12-02

    实质审查的生效 IPC(主分类):G09G3/36 申请日:20131206

    实质审查的生效

  • 2015-07-29

    著录事项变更 IPC(主分类):G09G3/36 变更前: 变更后: 申请日:20131206

    著录事项变更

  • 2014-06-18

    公开

    公开

说明书

技术领域

本发明涉及一种集成电路设备、集成电路、面板显示设备以及显 示面板驱动器,并且更具体地涉及在其中集成到集成电路中的电源电 路的输出彼此电连接的集成电路设备中电源电路的激活过程的最优 化。

背景技术

在包括多个集成电路的集成电路设备中,集成电路之间的电源电 压电平的差可能会引起问题。为了解决该问题,集成到集成电路中的 电源电路的输出通常彼此电连接。例如,在显示面板(例如液晶显示 面板)由多个驱动器IC驱动的情况下,如果驱动器IC的升压电源所产 生的升压电源电压不同,那么在由显示面板中由不同驱动器IC所驱动 的部分中所显示的图像之间可能会产生差异。解决该问题的一个方法 是使驱动器IC中的升压电源的输出与公共电源线连接以在多个驱动器 IC中产生相同的升压电源电压。由此所产生的升压电源电压用于驱动 显示面板。

一个可能问题是在集成到集成电路中的电源电路的输出彼此电连 接的配置中,当在不同定时激活多个电源电路时,取决于电源电路的 配置和操作可能会产生过电流。这种问题是下述配置的情况,其中两 个电源电路的输出通过电源线彼此电连接,两个电源电路的每一个在 其操作停止时将输出连接到地。更具体地说,当已激活了电源电路中 的一个并且仍未激活电源电路中的另一个时,过电流可能从另一个电 源电路中的电源线流向地。期望避免过电流的产生。

发明内容

因此,本发明的目的是抑制在其中集成电路之内的电源电路的输 出彼此电连接的集成电路设备中产生过电流。

在本发明的方面中,一种集成电路设备包括第一和第二集成电路 以及电源线。第一集成电路包括:第一电源电路;定时产生电路,用 于产生同步信号;以及第一电源控制部,用于控制第一电源电路的操 作定时。第二集成电路包括:第二电源电路;以及第二电源控制部, 用于控制第二电源电路的操作定时。电源线与第一和第二电源电路的 输出电连接。第一和第二集成电路适合于睡眠模式。当第一集成电路 处于睡眠模式时第一电源电路的操作停止,并且当第二集成电路处于 睡眠模式时第二电源电路的操作停止。将同步信号提供给第一和第二 电源控制部。将第一电源控制部配置成在将脱离睡眠模式的第一睡眠 退出命令提供给第一集成电路之后,响应于开始提供同步信号而开始 第一电源电路的操作。将第二电源控制部配置成在将脱离睡眠模式的 第二睡眠退出命令提供给第二集成电路之后,响应于开始提供同步信 号而开使第二电源电路的操作。在将第一睡眠退出命令提供给第一集 成电路之后经过了预定等待时间之后,定时产生电路开始提供同步信 号。

在一个实施例中,第一电源电路包括第一输出开关,当第一电源 电路的操作停止时该第一输出开关使第一电源电路的输出与接地端连 接,并且第二电源电路包括第二输出开关,当第二电源电路的操作停 止时该第二输出开关使第二电源电路的输出与接地端连接。

在本发明的另一方面中,一种集成电路适合于睡眠模式。该集成 电路包括电源电路、用于产生同步信号的定时产生电路、以及用于控 制电源电路的操作定时的电源控制部。当集成电路处于睡眠模式时电 源电路的操作停止。将电源控制部配置成在将脱离睡眠模式的睡眠退 出命令提供给集成电路之后,响应于开始提供同步信号而开始电源电 路的操作。在将睡眠退出命令提供给集成电路之后经过了预定等待时 间之后,定时产生电路开始提供同步信号。

在本发明的又一个方面中,一种面板显示设备包括显示面板、用 于驱动显示面板的第一和第二驱动器、以及电源线。第一驱动器包括 第一电源电路、用于产生垂直同步信号的定时产生电路、以及用于控 制第一电源电路的操作定时的第一电源控制部。第二驱动器包括第二 电源电路以及用于控制第二电源电路的操作定时的第二电源控制部。 电源线与第一和第二电源电路的输出电连接。第一和第二驱动器适合 于睡眠模式。当第一驱动器处于睡眠模式时第一电源电路的操作停止, 并且当第二驱动器处于睡眠模式时第二电源电路的操作停止。将垂直 同步信号提供给第一和第二电源控制部。将第一电源控制部配置成在 将脱离睡眠模式的第一睡眠退出命令提供给第一驱动器之后,响应于 开始提供垂直同步信号而开始第一电源电路的操作。将第二电源控制 部配置成在将脱离睡眠模式的第二睡眠退出命令提供给第二驱动器之 后,响应于开始提供垂直同步信号而开始第二电源电路的操作。在将 第一睡眠退出命令提供给第一集成电路之后经过了预定等待时间之 后,定时产生电路开始提供同步信号。

在一个实施例中,预定等待时间的持续时间等于或长于一个帧时 段的持续时间,一个帧时段被定义为垂直同步信号的周期时段。

在一个实施例中,第一驱动器包括在从第一电源电路输出的第一 电源电压上进行操作以驱动显示面板的第一驱动电路,并且第二驱动 器包括在从第二电源电路输出的第二电源电压上进行操作以驱动显示 面板的第二驱动电路。

在本发明的再一个方面中,显示面板驱动器被配置成驱动显示面 板并且适合于睡眠模式。显示面板驱动器包括电源电路、用于产生垂 直同步信号的定时产生电路、以及用于控制电源电路的操作定时的电 源控制部。当显示面板驱动器处于睡眠模式时电源电路的操作停止。 将垂直同步信号提供给电源控制部。将电源控制部配置成在将脱离睡 眠模式的睡眠退出命令提供给显示面板驱动器之后,响应于开始提供 垂直同步信号而开始电源电路的操作。在将睡眠退出命令提供给显示 面板驱动器之后经过了预定等待时间之后,定时产生电路开始提供同 步信号。

本发明有效地抑制在其中集成电路之内的电源电路的输出彼此电 连接的集成电路设备中产生过电流。

附图说明

图1是示出液晶显示设备的示意性配置的方框图,其是包括其中电 源电路的输出彼此电连接的多个集成电路的集成电路设备的一个示 例;

图2是示出图1中的液晶显示设备的驱动器IC的示意性配置,尤其 是液晶驱动电源电路的示意性配置的电路图;

图3是示出当液晶驱动电源电路在操作中时图2中的驱动器IC的状 态的电路图;

图4是示出在当激活一个驱动器IC中的液晶驱动电源电路并且仍 未激活另一驱动器IC中的液晶驱动电源电路时的情况下图2中的驱动 器IC中的过电流的产生的电路图;

图5是示出在当两个驱动器IC脱离睡眠模式时的情况下图1和2中 所示的液晶显示设备的操作序列的时序图;

图6是示出作为本发明的一个实施例中的集成电路设备进行操作 的液晶显示设备以及安装在该液晶显示设备中的驱动器IC的示意性配 置的方框图;

图7是示出集成到图6中所示的驱动器IC之中的液晶驱动电源电路 的示意性配置的电路图;

图8是示出在将睡眠退出命令提供给主驱动器的定时早于将睡眠 退出命令提供给从驱动器的定时的情况下的相应驱动器IC的示意性操 作的时序图;以及

图9是示出在将睡眠退出命令提供给主驱动器的定时迟于将睡眠 退出命令提供给从驱动器的定时的情况下的相应驱动器IC的示意性操 作的时序图。

具体实施方式

为了便于理解本发明的技术概念,首先给出对在集成到多个集成 电路之中的电源电路的输出彼此电连接的情况下可能出现的问题的描 述。

图1示出了包括其中电源电路的输出彼此电连接的多个集成电路 的集成电路设备的示例。图1中所示的集成电路设备被配置为液晶显示 设备并且包括应用处理器101、LCD面板102、以及两个驱动器IC104-1 和104-2。应用处理器101将图像数据和控制命令提供给驱动器IC104-1 和104-2。驱动器IC104-1和104-2响应于从应用处理器101所接收到的图 像数据和控制命令而驱动排列在LCD面板102的显示区103中的栅极线 和数据线。

在这种集成电路设备中,集成到驱动器IC104-1和104-2中的电源 电路的输出通常彼此电连接。图2示出了由此所配置的驱动器IC104-1 和104-2的配置的示例。驱动器IC104-1和104-2的每一个包括液晶驱动 电源电路105。液晶驱动电源电路105具有产生电源电压GVDD和GVSS 的功能。在这里,电源电压GVDD和GVSS是在驱动LCD面板102的栅极 线的过程中分别用作“高”电平和“低”电平的电压。

液晶驱动电源电路105包括升压电路111、GVDD产生电路112、以 及GVSS产生电路113。升压电路111通过利用外部连接的电容器131至 134来使内部电源电压升压,从而产生电压VGH和VGL。在这里,电压 VGL是负电压。

GVDD产生电路112包括放大器114、可变电阻器元件115、电阻器 元件116、以及输出开关117。放大器114接收电压VGH并且将可变电阻 器元件115与电阻器元件116之间的连接节点的电压与参考电压VREF1进 行比较。其结果是,从放大器114的输出端输出电源电压GVDD。输出 开关117连接在放大器114的输出与接地端之间。在这里,驱动器IC 104-1和104-2中的放大器114的输出,即GVDD产生电路112的输出,经 由GVDD电源线106彼此电连接。电源电容器108与GVDD电源线106连 接。

类似地,GVSS产生电路113包括放大器118、可变电阻器元件119、 电阻器元件120、以及输出开关121。放大器118接收电压VGL并且将可 变电阻器元件119与电阻器元件120之间的连接节点的电压与参考电压 VREF2进行比较。其结果是,从放大器118的输出端输出电源电压GVSS。 输出开关121连接在放大器118的输出与接地端之间。在这里,驱动器IC 104-1和104-2中的放大器118的输出,即GVSS产生电路113的输出,经 由GVSS电源线107彼此电连接。电源电容器109与GVSS电源线107连 接。

当驱动器IC104-1和104-2这两者的液晶驱动电源电路105的操作 停止时(例如当驱动器IC104-1和104-2处于睡眠模式时),升压电路111 停止,并且放大器114和118的输出被设置为Hi-Z(高阻抗)状态。另外, 在驱动器IC104-1和104-2这两者中,输出开关117和121接通,并且从而 GVDD电源线106和GVSS电源线107接地。这种操作旨在避免当液晶驱 动电源电路105的操作停止时GVDD电源线106和GVSS电源线107的电 势变化。

另一方面,当驱动器IC104-1和104-2的液晶驱动电源电路105均在 操作中时,如图3中所示,升压电路111将电压VGH和VGL提供给放大 器114和118。另外,放大器114和118在电压VGH和VGL上操作以输出 电源电压GVDD和GVSS。在GVDD电源线106上产生电源电压GVDD, 并且在GVSS电源线107上产生电源电压GVSS。在该操作中,输出开关 117和121断开。

在下文中,考虑在如此配置的集成电路设备中比驱动器IC104-2 中的液晶驱动电源电路105更早地激活驱动器IC104-1中的液晶驱动电 源电路105时的情况。在这种情况下,如在图4中所示,驱动器IC104-1 中的GVDD产生电路112和GVSS产生电路113分别输出电源电压GVDD 和GVSS。另一方面,在驱动器IC104-2中的GVDD产生电路112和GVSS 产生电路113中,输出开关117和121保持接通。这导致在驱动器IC104-1 中形成了电流通过其从GVDD产生电路112和GVSS产生电路113流动到 接地端的路径,这导致产生了过电流。

例如,当将液晶显示设备配置成通过应用处理器101所发出的命令 来控制驱动器IC104-1和104-2时,可能会出现比驱动器IC104-2中的液 晶驱动电源电路105更早地激活驱动器IC104-1中的液晶驱动电源电路 105这样的状况。在将驱动器IC104-1和104-2配置成当接收到来自应用 处理器101的睡眠退出命令(即,脱离睡眠模式的命令)时脱离睡眠模 式这样的系统配置中,由于应用处理器101等等中的中断的影响,将睡 眠退出命令提供给驱动器IC104-1和104-2的定时可能不同。例如,当驱 动器IC104-1和104-2通过基于MIPI-DSI标准的通信与应用处理器101 连接时(应该注意的是,在例如JP2012-150152A中公开了通过基于 MIPI-DSI标准的通信来将数据从处理器(主设备)传递到多个设备这 样的常规技术),可能会出现这种情况。在这种情况下,在脱离睡眠 模式的处理期间,在驱动器IC104-1和104-2中,液晶驱动电源电路105 的激活过程开始的定时可能不同。

图5示出了驱动器IC104-1和104-2脱离睡眠模式的序列的示例。在 该示例中,假定当驱动器IC104-1和104-2的每一个接收到脱离睡眠模式 的命令(即,睡眠退出命令)时,在驱动器IC104-1和104-2的每一个之 内开始提供参考时钟信号RCLK、水平同步信号HSYNC以及垂直同步 信号VSYNC,并且与垂直同步信号VSYNC的第一脉冲相同步地开始对 液晶驱动电源电路105的激活。

首先,通过复位信号RESX将复位脉冲151提供给驱动器IC104-1 和104-2。这之后将睡眠退出命令152-1和152-2分别提供给驱动器IC 104-1和104-2。在这里,考虑比睡眠退出命令152-1更迟地提供睡眠退 出命令152-2时的情况。在这种情况下,如果在驱动器IC104-1中产生了 垂直同步信号VSYNC的第一脉冲之后将睡眠退出命令152-2提供给驱 动器IC104-2,那么比驱动器IC104-2中的液晶驱动电源电路105更早地 激活驱动器IC104-1中的液晶驱动电源电路105。如上所讨论的,当比 驱动器IC104-2中的液晶驱动电源电路105更早地激活驱动器IC104-1 中的液晶驱动电源电路105时,在驱动器IC104-1中形成了电流通过其从 GVDD产生电路112和GVSS产生电路113流动到接地端的路径。这导致 产生过电流。

在如下所述的本发明的实施例中,提供了用于抑制在其中集成到 多个集成电路中的电源电路的输出彼此电连接的集成电路设备中产生 过电流的技术方法。

图6是示出本发明的一个实施例中的集成电路设备的示意性配置 的方框图。图6中的集成电路设备被配置为液晶显示设备并且包括应用 处理器1、LCD面板2、以及驱动器IC4-1和4-2。应用处理器1将图像数 据和控制命令提供给驱动器IC4-1和4-2。驱动器IC4-1和4-2响应于从应 用处理器1所接收到的图像数据和控制命令而驱动LCD面板2中的显示 区3的栅极线和数据线。

在该实施例中,驱动器IC4-1和4-2配置有相同的配置。驱动器IC 4-1和4-2的每一个包括接口电路41、寄存器电路42、振荡电路43、定时 产生电路44、电源激活序列发生器45、液晶驱动电源电路46、以及液 晶驱动电路47。

接口电路41接收来自驱动器IC4-1和4-2的命令并且将所接收到的 命令传递到寄存器电路42。寄存器电路42存储所接收到的命令并且进 一步将该命令传递到定时产生电路44、电源激活序列发生器45、以及 液晶驱动电源电路46。振荡电路43产生时钟信号,时钟信号用于产生 参考时钟信号RCLK、水平同步信号HSYNC、以及垂直同步信号 VSYNC。

定时产生电路44从振荡电路43所提供的时钟信号产生参考时钟信 号RCLK、水平同步信号HSYNC、以及垂直同步信号VSYNC。在这里, 如所属技术领域的专业人员所知,水平同步信号HSYNC定义了水平同 步时段,并且垂直同步信号VSYNC定义了帧时段(或者垂直同步时段)。 详细地,定时产生电路44包括定时计数器44a和掩蔽电路44b。定时计数 器44a对从振荡电路43所提供的时钟信号的脉冲进行计数,由此产生参 考时钟信号RCLK和水平同步信号HSYNC。掩蔽电路44b掩蔽水平同步 信号HSYNC的波形的一部分,由此产生垂直同步信号VSYNC。

电源激活序列发生器45响应于从寄存器电路42所接收到的命令、 参考时钟信号RCLK、水平同步信号HSYNC、以及垂直同步信号 VSYNC,以产生用于对液晶驱动电源电路46的操作定时进行控制的定 时控制信号45a。在该实施例中,将电源激活序列发生器45配置成在接 收到来自寄存器电路42的睡眠退出命令之后,与垂直同步信号VSYNC 的开始提供相同步地(即与第一脉冲相同步地)开始激活液晶驱动电 源电路46。

液晶驱动电源电路46产生在驱动器IC4-1或4-2中所使用的各种电 源电压。液晶驱动电源电路46所产生的电源电压包括在液晶驱动电路 47中所使用的电源电压GVDD和GVSS。在这里,电源电压GVDD和 GVSS是在驱动LCD面板2的栅极线的过程中分别用作“高”电平和“低” 电平的电压。电源电压GVSS是负电压。

液晶驱动电路47驱动LCD面板2的数据线和栅极线。在该实施例 中,液晶驱动电路47在驱动栅极线时使用电源电压GVDD和GVSS。当 选择了某个栅极线时(即当驱动与栅极线连接的像素时),所选栅极 线被上拉到电源电压GVDD。另一方面,未被选择的栅极线被下拉到电 源电压GVSS。

在该实施例中,驱动器IC4-1和4-2中的一个用作提供参考时钟信 号RCLK、水平同步信号HSYNC、以及垂直同步信号VSYNC的主驱动 器,并且另一个作为下述从驱动器进行操作,从驱动器与从主驱动器 所提供的参考时钟信号RCLK、水平同步信号HSYNC、以及垂直同步 信号VSYNC相同步地操作。图6示出驱动器IC4-1作为主驱动器操作并 且驱动器IC4-2作为从驱动器操作的情况下的配置。将作为主驱动器操 作的驱动器IC4-1所产生的参考时钟信号RCLK、水平同步信号 HSYNC、以及垂直同步信号VSYNC分别提供给RCLK线48、HSYNC线 49、以及VSYNC线50。RCLK线48、HSYNC线49、以及VSYNC线50与 驱动器IC4-1和4-2中的电源激活序列发生器45的输入连接,并且经由 RCLK线48、HSYNC线49、以及VSYNC线50将参考时钟信号RCLK、 水平同步信号HSYNC、以及垂直同步信号VSYNC提供给驱动器IC4-1 和4-2中的电源激活序列发生器45。电源激活序列发生器45响应于参考 时钟信号RCLK、水平同步信号HSYNC、以及垂直同步信号VSYNC而 对液晶驱动电源电路46的操作定时进行控制。

图7是示出集成到驱动器IC4-1和4-2每一个中的液晶驱动电源电 路46的示意性配置的电路图。液晶驱动电源电路46的配置与图2中所示 的液晶驱动电源电路105的配置类似,并且包括升压电路11、GVDD产 生电路12、以及GVSS产生电路13。升压电路11通过使用外部连接的电 容器31至34使内部电源电压升压以产生电压VGH和VGL。在这里,电 压VGL是负电压。

GVDD产生电路12包括放大器14、可变电阻器元件15、电阻器元 件16、以及输出开关17。将升压电路11所产生的电压VGH提供给放大 器14的电源端,并且放大器14在电压VGH上操作。将参考电压VREF1提 供给放大器14的一个输入,并且可变电阻器元件15与电阻器元件16之 间的连接节点与另一个输入连接。放大器14将可变电阻器元件15与电 阻器元件16之间的连接节点上的电压与参考电压VREF1进行比较,并且 从其输出端输出电源电压GVDD。输出开关17连接在放大器14的输出与 接地端之间。当液晶驱动电源电路46在操作中时输出开关17断开,并 且当液晶驱动电源电路46的操作停止时输出开关17接通。

驱动器IC4-1和4-2中的GVDD产生电路12的输出,即放大器14的 输出,经由GVDD电源线6彼此电连接。电源电容器8与GVDD电源线6 连接。

类似地,GVSS产生电路13包括放大器18、可变电阻器元件19、电 阻器元件20、以及输出开关21。将升压电路11所产生的电压VGL提供 给放大器18的电源端,并且放大器18在电压VGL上操作。将参考电压 VREF2提供给放大器18的一个输入,并且可变电阻器元件19与电阻器元 件20之间的连接节点与另一个输入连接。放大器18将可变电阻器元件 19与电阻器元件20之间的连接节点上的电压与参考电压VREF2进行比 较,并且从其输出端输出电源电压GVSS。输出开关21连接在放大器18 的输出与接地端之间。当液晶驱动电源电路46在操作中时输出开关21 断开,并且当液晶驱动电源电路46的操作停止时输出开关21接通。

驱动器IC4-1和4-2中的GVSS产生电路13的输出,即放大器18的输 出,经由GVSS电源线7彼此电连接。电源电容器9与GVSS电源线7连接。

在下文中,给出对该实施例中的驱动器IC4-1和4-2的示意性操作 的描述。在该实施例中,驱动器IC4-1和4-2这两者均适合于睡眠模式。 当驱动器IC4-1和4-2处于睡眠模式时,在驱动器IC4-1和4-2中仅最少电 路进行操作。详细地,当驱动器IC4-1和4-2处于睡眠模式时,定时产生 电路44、液晶驱动电源电路46、以及液晶驱动电路47的操作停止,并 且仅接口电路41、寄存器电路42、振荡电路43、以及电源激活序列发 生器45处于操作之中。

在将驱动器IC4-1和4-2设置为睡眠模式的同时,当将睡眠退出命 令提供给驱动器IC4-1和4-2时,驱动器IC4-1和4-2操作以脱离睡眠模 式。详细地,当提供了睡眠退出命令时,作为主驱动器操作的驱动器IC 4-1中的定时产生电路44开始提供参考时钟信号RCLK和水平同步信号 HSYNC。如上所述,将作为主驱动器操作的驱动器IC4-1所产生的参考 时钟信号RCLK和水平同步信号HSYNC提供给驱动器IC4-1和4-2这两 者中的电源激活序列发生器45。

在从睡眠退出命令的提供开始经过了足够长的等待时间之后,作 为主驱动器操作的驱动器IC4-1中的定时产生电路44开始提供垂直同 步信号VSYNC。将从睡眠退出命令的提供至垂直同步信号VSYNC的提 供开始的等待时间设置为比将睡眠退出命令分别提供给驱动器IC4-1 和4-2的定时之间的可能的差长得多。在一个实施例中,将从睡眠退出 命令的提供至垂直同步信号VSYNC的提供开始的等待时间设置为一个 帧时段(即,垂直同步信号VSYNC的一个周期时段)或更长。在这种 情况下,在接收到睡眠退出命令之后,保留与一个帧时段相对应的时 段作为电源激活调节时段。此后,在经过了电源激活调节时段之后, 开始垂直同步信号VSYNC的提供。

在提供了睡眠退出命令之后,驱动器IC4-1和4-2这两者中的电源 激活序列发生器45与在垂直同步信号VSYNC中首先出现的脉冲相同步 地激活液晶驱动电源电路46。当开始激活液晶驱动电源电路46时,输 出开关17和21从接通状态转换到断开状态。此外,升压电路11的升压 操作开始,并且开始将电压VGH和VGL分别提供给放大器14和18。放 大器14和18分别接收电压VGH和VGL并且开始输出电源电压GVDD和 GVSS。

即便将睡眠退出命令分别提供给驱动器IC4-1和4-2的定时不同, 上述操作也有效地抑制过电流的产生;在上述操作中,在接近的定时 开始对驱动器IC4-1和4-2中的液晶驱动电源电路46的激活。

首先,图8是示出在将睡眠退出命令提供给作为从驱动器操作的驱 动器IC4-2的定时比将睡眠退出命令提供给作为主驱动器操作的驱动 器IC4-1的定时晚了延迟时间TD1的情况下驱动器IC4-1和4-2的操作的 时序图。

首先通过复位信号RESX将复位脉冲51提供给驱动器IC4-1和4-2。 当此后将睡眠退出命令52-1提供给作为主驱动器操作的驱动器IC4-1 时,驱动器IC4-1中的定时产生电路44开始提供参考时钟信号RCLK, 并且此后开始提供水平同步信号HSYNC。将驱动器IC4-1中的定时产生 电路44所产生的参考时钟信号RCLK和水平同步信号HSYNC提供给驱 动器IC4-1和4-2这两者中的电源激活序列发生器45。

随后,在经过了足够的等待时间之后,即在经过了在驱动器IC4-1 接收到睡眠退出命令52-1之后开始的电源激活调节时段之后,驱动器IC 4-1中的定时产生电路44开始提供垂直同步信号VSYNC。在图8中,由 符号“1F”来表示电源激活调节时段。应该注意的是,电源激活调节 时段具有与一个帧时段相对应的持续时间。将驱动器IC4-1中的定时产 生电路44所产生的垂直同步信号VSYNC提供给驱动器IC4-1和4-2这两 者中的电源激活序列发生器45。驱动器IC4-1中的电源激活序列发生器 45响应于垂直同步信号VSYNC的第一脉冲而开始激活液晶驱动电源电 路46。

应该注意的是,当从睡眠退出命令52-1提供到驱动器IC4-1至垂直 同步信号VSYNC的提供开始的等待时间足够长时,在开始提供垂直同 步信号VSYNC之前将睡眠退出命令52-2提供给驱动器IC4-2。在这种情 况下,驱动器IC4-2中的电源激活序列发生器45还响应于垂直同步信号 VSYNC的第一脉冲而开始激活液晶驱动电源电路46。因此,驱动器IC 4-1和4-2中的电源激活序列发生器45在接近的定时开始激活液晶驱动 电源电路46。因此,在驱动器IC4-1和4-2中的液晶驱动电源电路46中不 产生过电流。

例如,当直至开始提供垂直同步信号VSYNC的等待时间被设置为 一个帧时段的持续时间或更长时,即便睡眠退出命令分别被提供给驱 动器IC4-1和4-2的定时之间的可假设的差是一个帧时段的持续时间的 一半或更小,也能够抑制过电流的产生。这在实际使用中是充分的假 设。

另一方面,图9是示出在将睡眠退出命令提供给作为主驱动器操作 的驱动器IC4-1的定时比将睡眠退出命令提供给作为从驱动器操作的 驱动器IC4-2的定时晚了延迟时间TD2的情况下驱动器IC4-1和4-2的操 作的时序图。

在这种情况下,在通过复位信号RESX将复位脉冲51提供给驱动器 IC4-1和4-2之后,将睡眠退出命令52-2提供给作为从驱动器操作的驱动 器IC4-2。在此阶段,仍不将参考时钟信号RCLK、水平同步信号 HSYNC、以及垂直同步信号VSYNC提供给驱动器IC4-2。因而,驱动 器IC42不操作。

当此后将睡眠退出命令52-2提供给作为主驱动器操作的驱动器IC 4-1时,驱动器IC-1中的定时产生电路44开始提供参考时钟信号RCLK 并且此后开始提供水平同步信号HSYNC。将驱动器IC4-1中的定时产生 电路44所产生的参考时钟信号RCLK和水平同步信号HSYNC提供给驱 动器IC4-1和4-2这两者中的电源激活序列发生器45。

在经过了足够的等待时间之后,即在经过了在驱动器IC4-1接收到 睡眠退出命令52-1之后开始的电源激活调节时段之后,驱动器IC-1中的 定时产生电路44此后开始提供垂直同步信号VSYNC。将驱动器IC4-1 中的定时产生电路44所产生的垂直同步信号VSYNC提供给驱动器IC 4-1和4-2这两者中的电源激活序列发生器45。驱动器IC4-1和4-2这两者 中的电源激活序列发生器45响应于垂直同步信号VSYNC的第一脉冲而 开始激活液晶驱动电源电路46。其结果是,驱动器IC4-1和4-2中的电源 激活序列发生器45在接近的定时开始激活液晶驱动电源电路46。因此, 在驱动器IC4-1和4-2中的液晶驱动电源电路46中不产生过电流。

如上所讨论的,在该实施例中,驱动器IC4-1和4-2这两者中的电 源激活序列发生器45在接收到睡眠退出命令之后与垂直同步信号 VSYNC的提供开始相同步地(即与第一脉冲相同步地)开始激活液晶 驱动电源电路46。在该操作中,将垂直同步信号VSYNC从作为主驱动 器操作的驱动器IC4-1中的定时产生电路44提供给驱动器IC4-1和4-2 这两者中的电源激活序列发生器45。另外,将驱动器IC4-1中的定时产 生电路44配置成在从接收到睡眠退出命令经过了足够长的等待时间之 后开始提供垂直同步信号VSYNC。

这种配置可使该实施例中的液晶显示设备在接近的定时开始激活 驱动器IC4-1和4-2中的液晶驱动电源电路46,即便睡眠退出命令分别被 提供给驱动器IC的4-1和4-2的定时不同。这有效地抑制了过电流的产 生。

虽然在上面对本发明的实施例进行了具体地描述,但是不应认为 本发明局限于上述实施例。对于所属技术领域的专业人员来说可显而 易见地是可以结合各种修改实现本发明。

例如,虽然在上述实施例中将液晶显示设备描述为包括两个驱动 器IC4-1和4-2,但是驱动器IC的数目可以是三个或更多。在这种情况下, 多个驱动器IC中的一个作为主驱动器进行操作,并且其余驱动器IC作 为从驱动器进行操作。

此外,本发明并不局限于包括LCD面板2的液晶显示设备;本发明 通常可以应用于包括显示面板的面板显示设备。

进一步应该注意的是,本发明通常可以应用于下述集成电路设备, 该集成电路设备包括多个集成电路,其中,集成在其中的电源电路的 输出彼此电连接。在这种情况下,选择多个集成电路中的一个作为主 设备,并且其余集成电路作为从设备进行操作。将相应集成电路中的 电源激活序列发生器配置成在接收到睡眠退出命令之后与同步信号的 提供开始相同步地(即与同步信号的第一脉冲相同步地)开始激活电 源电路。在这里,将同步信号从主设备提供给所有集成电路中的电源 激活序列发生器。此外,将主设备中的定时产生电路配置成在提供睡 眠退出命令之后在经过了足够长的等待时间之后开始提供同步信号。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号