首页> 中国专利> 用于PUCCH和PUSCH对偶码块编码和交织的方法和装置

用于PUCCH和PUSCH对偶码块编码和交织的方法和装置

摘要

本文公开了包括将信息比特分割成第一组信息比特和第二组信息比特的无线上行链路通信。将第一组信息比特编码成第一组编码比特,而将第二组信息比特编码成第二组编码比特。将第一组编码比特和第二组编码比特速率匹配到定义的比特数量,从而生成第一组速率匹配的编码比特和第二组速率匹配的编码比特。使用各种交织方法对第一组速率匹配的编码比特和第二组速率匹配的编码比特进行交织,以生成交织的编码比特组。

著录项

  • 公开/公告号CN103155469A

    专利类型发明专利

  • 公开/公告日2013-06-12

    原文格式PDF

  • 申请/专利权人 高通股份有限公司;

    申请/专利号CN201180049169.0

  • 发明设计人 X·罗;J·蒙托霍;W·陈;P·加尔;

    申请日2011-10-04

  • 分类号H04L1/16;H04L1/18;H04L1/00;

  • 代理机构永新专利商标代理有限公司;

  • 代理人张扬

  • 地址 美国加利福尼亚

  • 入库时间 2024-02-19 19:59:10

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2016-11-30

    授权

    授权

  • 2013-07-17

    实质审查的生效 IPC(主分类):H04L1/16 申请日:20111004

    实质审查的生效

  • 2013-06-12

    公开

    公开

说明书

相关申请的引用

本申请要求享受2010年10月4日递交的、题目为“METHOD AND  APPARATUS FOR PUCCH ENCODING”的美国临时专利申请 No.61/389,560,以及2011年2月14日递交的、题目为“METHOD AND  APPARATUS FOR PUCCH AND PUSCH ENCODING”的美国临时专利申请 No.61/442,702的利益,故以引用的方式将其并入本文。

技术领域

概括地说,本公开内容涉及通信,具体地说,本公开内容涉及无线通 信系统中用于物理上行链路控制信道(PUCCH)和物理上行链路共享信道 (PUSCH)编码的技术。

背景技术

无线通信网络被广泛地部署以提供诸如语音,视频,分组数据,消息, 广播等各类通信内容。这些无线系统可以是能够通过共享可用的系统资源 来支持多个用户的多址系统。这种多址系统的示例包括码分多址(CDMA) 系统、时分多址(TDMA)系统、频分多址(FDMA)系统,正交FDMA (OFDMA)系统,以及单载波FDMA(SC-FDMA)系统。

无线通信系统可以包括若干基站,这些基站能够支持针对若干用户设 备(UE)的通信。基站可以包括多个发射和/或接收天线。每个UE可以包 括多个发射和/或接收天线。该UE通过PUCCH和PUSCH发送各种控制信 息。在LTE-A中,引入了一种新格式(PUCCH格式3)以用于载波聚合。 PUCCH格式3在每个SC-FDM符号中发送离散傅里叶变换单载波正交频分 复用(DFT-S-OFDM)波形。PUCCH格式3可以利用QPSK调制携带48 个编码比特。然而,尚未建立与格式3对应的控制信息比特的编码。

另外,控制信息可以在PUSCH中发送。用于控制信息的不同编码速率 可以通过为其传输分配不同数量的编码符号来实现。例如,当控制信息在 PUSCH中发送时,可以独立地进行用于HARQ-ACK、秩指示符(RI)和 信道质量信息(CQI)的信道编码。然而,尚未建立用于超过11个比特的 HARQ-ACK信息的信道编码。

发明内容

可以在上行链路物理信道上对信息比特(超过现有技术的11个比特) 进行编码。信息比特可以包括将要在物理上行链路共享信道(PUSCH)或 物理上行链路控制信道(PUCCH)上传送的上行链路控制信息。可以将信 息比特分成两组,并且可以对这两组中的每一组进行块编码和速率匹配。 在速率匹配之后,可以对两组比特进行交织以获得时隙分集。

在一个示例性方面,一种用于无线通信的方法包括:将信息比特分割 成第一组信息比特和第二组信息比特,将第一组信息比特编码成第一组编 码比特,将第二组信息比特编码成第二组编码比特。该方法还包括:将第 一组编码比特和第二组编码比特速率匹配到定义的比特数量,以生成第一 组速率匹配的编码比特和第二组速率匹配的编码比特。该方法还包括:对 第一组速率匹配的编码比特和第二组速率匹配的编码比特进行交织,以生 成交织的编码比特组。

在另一个示例性方面,一种计算机程序产品包括:其上记录有程序代 码的非临时性计算机可读存储介质。该程序代码包括:用于将信息比特分 割成第一组信息比特和第二组信息比特的代码,用于将第一组信息比特编 码成第一组编码比特的代码,用于将第二组信息比特编码成第二组编码比 特的代码,用于将第一组编码比特和第二组编码比特速率匹配到确定的比 特数量的代码,以及用于对第一组编码比特和第二组编码比特进行交织以 生成交织的编码比特组的代码。

在另一个示例性方面,一种配置用于无线通信的装置包括:耦合到存 储器的至少一个处理器。该处理器被配置为:将信息比特分割成第一组信 息比特和第二组信息比特,将第一组信息比特编码成第一组编码比特,将 第二组信息比特编码成第二组编码比特,将第一组编码比特和第二组编码 比特速率匹配到确定的比特数量,以及对第一组编码比特和第二组编码比 特进行交织以生成交织的编码比特组。

在另一个示例性方面,一种用于无线通信的装置包括:用于将信息比 特分割成第一组信息比特和第二组信息比特的单元,用于将第一组信息比 特编码成第一组编码比特的单元,用于将第二组信息比特编码成第二组编 码比特的单元,用于将第一组编码比特和第二组编码比特速率匹配到定义 的比特数量,以生成第一组速率匹配的编码比特和第二组速率匹配的编码 比特的单元,以及用于对第一组速率匹配的编码比特和第二组速率匹配的 编码比特进行交织以生成交织的编码比特组的单元。

下面进一步详细描述本公开内容的各个方面和特征。

附图说明

图1是概念性地示出示例性无线通信系统的方框图。

图2是概念性地示出示例性传输结构的图。

图3是概念性地示出无线通信系统中上行链路控制信息传输的示例的 图。

图4是概念性地示出示例方框的功能方框图,这些示例方框被执行以 实现本公开内容的一个方面。

图5是概念性地示出根据本公开内容的一个方面所配置的装置的方框 图。

图6是概念性地示出根据本公开内容的一个方面所配置的、在无线通信 系统中通过上行链路共享数据信道对控制信息的传输的示例。

具体实施方式

如下面详细讨论的,公开了用于上行链路控制信息的各种编码选项。 本文描述的技术可以用于诸如CDMA、TDMA、FDMA、OFDMA、SC-FDMA 及其他系统之类的各种无线通信系统。术语“系统”和“网络”通常可互 换使用。CDMA系统可以实现诸如通用陆地无线接入(UTRA)、cdma2000 等之类的无线技术。UTRA包括宽带CDMA(WCDMA)和CDMA的其他 变型。cdma2000覆盖了IS-2000、IS-95和IS-856标准。TDMA系统可以实 现诸如全球移动通信系统(GSM)之类的无线技术。OFDMA网络可以实 现诸如演进型UTRA(E-UTRA)、超移动宽带(UMB)、IEEE802.11(Wi-Fi)、 IEEE802.16(WiMAX)、IEEE802.20、Flash-OFDM等之类的无线技术。 UTRA和E-UTRA是通用移动通信系统(UMTS)的一部分。3GPP长期演 进(LTE)和高级LTE(LTE-A)是使用E-UTRA的UMTS的新版本,该 新版本在下行链路上采用OFDMA并且在上行链路上采用SC-FDMA。在来 自名为“第三代合作伙伴计划”(3GPP)的组织的文档中描述了UTRA、 E-UTRA、UMTS、LTE、LTE-A和GSM。在来自名为“第三代合作伙伴计 划2”(3GPP2)的组织的文档中描述了cdma2000和UMB。本文描述的技 术可以用于上面提到的系统和无线技术,以及其他系统和无线技术。为清 楚起见,下文针对LTE描述这些技术的某些方面,并且在下文的大多数描 述中使用LTE技术。

图1示出了无线通信系统100,该无线通信系统可以是LTE系统或其 他系统。系统100可以包括若干演进节点B(eNBs)110和其他网络实体。 eNB可以是与UE通信的实体,并且也可以称作基站、节点B、接入点等。 每一个eNB110可以为特定的地理区域提供通信覆盖,并且可以支持位于 该覆盖区域内的UE的通信。为了提高容量,eNB的整体覆盖区域可以被 划分成多个(例如,三个)较小区域。每个较小区域可以由各自的eNB子 系统服务。在3GPP中,术语“小区”可以是指eNB110的最小覆盖区域和 /或服务于该覆盖区域的eNB子系统。

UE120可以分散在整个系统中,并且每个UE120可以是固定的或是移 动的。UE还可以称作移动站、终端、接入终端,用户单元,站等。UE120 可以是蜂窝式电话、个人数字助理(PDA)、无线调制解调器、无线通信设 备、手持式设备、膝上电脑、无绳电话、无线本地环路(WLL)站、智能 电话、上网本、智能本、平板电脑等。

LTE在下行链路上采用正交频分复用(OFDM),在上行链路上采用单 载波频分复用(SC-FDM)。OFDM和SC-FDM将频率范围划分为多个(Ks 个)正交子载波,这些正交子载波通常也被称为音调,频段等。可以用数 据调制每个子载波。通常情况下,在频域中利用OFDM发送调制符号,在 时域中利用SC-FDM发送调制符号。相邻子载波之间的间隔可以是固定的, 并且子载波的总数量(Ks个)可以取决于系统带宽。例如,对于1.25、2.5、 5、10或20兆赫兹(MHz)的系统带宽,Ks可以分别等于128、256、512、 1024或2048。系统带宽可对应于总共Ks个子载波的子集。

图2示出了示例性基站/eNB110和UE120的设计的方框图,该基站 /eNB110可以是图1的eNB中的一个,该UE120可以是图1的UE中的一 个。UE120可以配备有T个天线1234a至1234t,基站110可以配备有R 个天线1252a至1252r,其中,通常T≥1且R≥1。

在UE120,发射处理器1220可以从数据源1212接收数据,并且从控制 器/处理器1240接收控制信息。发射处理器1220可以对数据和控制信息进行 处理(例如,编码、交织和符号映射),并且可以分别提供数据符号和控制符 号。发射处理器1220还可以基于分配给UE120的一个或多个RS序列生成一 个或多个解调参考信号以用于多个非邻接集群,并且可以提供参考符号。在 适用的情况下,发射(TX)多输入多输出(MIMO)处理器1230可以对来自 发射处理器1220的数据符号、控制符号和/或参考符号执行空间处理(例如, 预编码),并且可以向T个调制器(MOD)1232a至1232t提供T个输出符号 流。每个调制器1232可以处理相应的输出符号流(例如,用于SC-FDMA、 OFDM等)以获得输出采样流。每个调制器1232可以对输出采样流进行进一 步处理(例如,转换为模拟信号、放大、滤波以及上变频),以获得上行链路 信号。可以分别经由T个天线1234a至1234t发送来自调制器1232a至1232t 的T个上行链路信号。

在基站110,天线1252a至1252r可以从UE120接收上行链路信号,并 将接收信号分别提供给解调器(DEMOD)1254a至1254r。每个解调器1254 可以对相应的接收信号进行调节(例如,滤波、放大、下变频和数字化),以 获得接收采样。每个解调器1254还可以处理接收采样以获得接收符号。信道 处理器/MIMO检测器1256可以从全部R个解调器1254a至1254r获得接收符 号。信道处理器1256可以基于从UE120接收的解调参考信号,得出从UE120 到基站110的无线信道的信道估计。MIMO检测器1256可以基于信道估计对 接收符号执行MIMO检测/解调,并且可以提供检测到的符号。接收处理器 1258可以对检测到的符号进行处理(例如,符号解映射、解交织和解码),向 数据宿1260提供经解码的数据,并向控制器/处理器1280提供经解码的控制 信息。

在下行链路上,在基站110,来自数据源1262的数据和来自控制器/处 理器1280的控制信息可以由发射处理器1264处理,由TX MIMO处理器 1266进行预编码(在适用的情况下),由调制器1254a至1254r进行调节, 并被发送到UE120。在UE120,来自基站110的下行链路信号可以由天线 1234接收,由解调器1232调节,由信道估计器/MIMO检测器1236处理, 并由接收处理器1238进一步处理以获得发送到UE120的数据和控制信息。 处理器1238可以向数据宿1239提供经解码的数据,向控制器/处理器1240 提供经解码的控制信息。

控制器/处理器1240和1280可以在UE120和基站110处分别指导操 作。UE120处的处理器1220、处理器1240和/或其他处理器和模块可以执 行或指导针对本文所描述技术的过程。存储器1242和1282可以分别为UE 120和基站110存储数据和程序代码。

在LTE中,提供了针对PUCCH中传送的上行链路控制信息和PUSCH 中传送的上行链路控制信息的编码选项。在LTE Rel-8和9中,支持PUCCH 格式1和格式2。例如,PUCCH格式1可以用于调度请求。PUCCH格式 1a/1b可以用于1或2比特ACK/NACK。并且,PUCCH格式2/2a/2b可以 用于具有/不具有ACK/NACK的CQI。可以将PUCCH上的消息调制在每个 SC-FDM符号中的序列的循环移位上。

在LTE Rel-10中,引入了一种称为PUCCH格式3(也称为DFT-S-OFDM 格式)的新格式以用于载波聚合。格式3传输在每个SC-DFM符号中包括 DFT-S-OFDM波形。在一种设计中,PUCCH格式3在每个时隙中的数据 SC-FDM符号上使用长度为5的正交叠加码(OCC)。在另一种设计中, PUCCH格式3在第二时隙中的数据SC-FDM符号上使用长度为4的OCC。 此外,PUCCH格式3可以利用QPSK调制方案携带48个编码比特。因此, 可以在每个时隙中发送24个编码比特。虽然下面描述了用于PUCCH的数 据传输,但是下面描述的方法也可以适用于例如PUSCH的其它信道中的数 据传输。

图3示出了在使用PUCCH格式3的情况下每个SC-FDM符号中的 DFT-S-OFDM波形的示例传输。时间绘制在水平方向(轴302)上,频率 资源绘制在垂直方向(轴304)上。示出了在子帧的两个时隙306和308中 发送的PUCCH信号。每个时隙306、308包括分配给数据的符号(例如, 符号310)以及分配给参考信号RS的符号(例如,符号312)。RS可称为 解调参考信号。可以通过信道编码及调制方框322处理诸如ACK/NACK比 特之类的信息比特,以生成第一组调制符号318和第二组的调制符号324。 可以通过离散傅里叶变换(DFT)预编码模块316和326分别对调制符号 318和324进行预编码。

可以使用权重w0到w4在时域中扩展DFT预编码所得的输出。权重 w0到w4(附图标记314、320)表示正交叠加码(OCC)的系数。例如, 权重w0到w4可以表示5x5离散傅里叶变换(DFT)矩阵的一列。然后, 可以将该输出映射到不同的符号。根据一个方面,可以在循环移位上调制 RS符号(图3中未示出)。可以在时隙306中发送24个编码比特,并且可 以在时隙308中发送24个编码比特。可以利用QPSK调制这48个编码比 特。

当要编码的信息是在1个比特和11个比特之间时,Rel-8中定义的(32, O)块编码器可以应用于信息比特,其中,O是针对编码器的输入比特的数 量。然而,当要编码的信息是12个比特或更多个比特时,则可能要执行额 外的处理。

根据一个方面,可以在信息比特上执行咬尾卷积编码(TBCC)。可以 在经编码的信息比特上执行时隙边界跳频以改善分集。

根据第二方面,可以将(48,O)块编码器应用于信息比特,其中,O 是针对编码器的输入比特的数量。可以在经编码的信息比特上执行时隙边 界跳频以改善分集。

根据第三方面,在将信息比特分割成第一组信息比特和第二组信息比 特之后,可以将两个(32,O)块编码器应用于信息比特。然后,每个块编 码器可以接收第一组比特或第二组比特,并分别生成第一组编码比特和第 二组编码比特。可以对所得的第一组编码比特和第二组编码比特进行速率 匹配和发送。速率匹配可以将编码比特速率匹配为定义的大小。例如,第 一组编码比特和第二组编码比特中的每一者都可以被速率匹配至24个比 特,以生成总共48个比特。可以在分离的时隙中发送第一组编码比特和第 二组编码比特。

根据第四方面,可以将交织应用于第三方面以提供编码比特传输中的 分集。举例来说,可以将多个信息比特分割成第一组信息比特和第二组信 息比特。可以例如利用一个或多个块编码器对第一组信息比特和第二组信 息比特进行编码,以形成第一组编码比特和第二组编码比特。当存在两个 块编码器时,针对(32,O)编码器的输入比特的数量可能是相同的或不同 的。例如,对于12个比特,可以由每个编码器编码6个比特。对于13个 比特,可以由第一编码器编码7个比特,并且可以由第二编码器编码6个 比特。

然后,可以将第一组编码比特和第二组编码比特速率匹配到定义的比 特数量。例如,当编码比特用于PUCCH格式3上的传输时,可以选择比特 数量为48个比特。在另一个示例中,当编码比特用于PUSCH上的传输时, 可以基于分配给移动站的资源块的数量来选择比特数量。

在对第一组编码比特和第二组编码比特进行速率匹配之后,可以对第 一组编码比特和第二组编码比特进行交织以生成用于传输的第三组编码比 特。交织可以是比特级交织或符号级交织,并且可以按伪随机方式或偶/奇 方式将比特交织到时隙中。也就是说,当选择编码比特以用于交织时,可 以随机选择来自第一组编码比特和第二组编码比特的比特,以便包含在第 一时隙或第二时隙中。或者,可以通过在第一组编码比特和第二组编码比 特之间替换比特,来为第一时隙和第二时隙选择编码比特:第一组中的偶 比特可被放置在第一时隙中,第一组中的奇比特可被放置在第二时隙中, 同时第二组中的偶比特可被放置在第一时隙中,第二组中的奇比特可被放 置在第二时隙中。交织还可以包括级联第一组编码比特和第二组编码比特。

可以部分地基于用于传输的信道来确定应用于第一组编码比特和第二 组编码比特的交织方法。例如,当第一组编码比特和第二组编码比特用于 PUSCH上的传输时,则可以应用级联以交织第一组编码比特和第二组编码 比特。在另一个示例中,当第一组编码比特和第二组编码比特用于PUCCH 上的传输时,则可以应用偶/奇交织以交织第一组编码比特和第二组编码比 特。在通过交织第一和第二编码比特而生成第三组编码比特之后,可以发 送该第三组编码比特。可以根据交织在子帧的第一时隙和第二时隙中发送 第三组编码比特。

图4示出了根据本公开内容的各个方面的、用于编码信息比特的过程 400的流程图。在方框402,过程400将信息比特分割成第一组信息比特和 第二组信息比特。过程400继续到方框404,其中,将第一组信息比特编码 成第一组编码比特,将第二组信息比特编码成第二组编码比特。例如,标 准定义的两个(32,O)块码编码器可以用于对信息比特进行编码。相应地, 生成两组32个编码比特。过程400继续到方框406,其中,将第一组编码 比特和第二组编码比特速率匹配到定义的比特数量,以生成第一组速率匹 配的编码比特和第二组速率匹配的编码比特。过程400继续到方框408,其 中,对第一组速率匹配的编码比特和第二组速率匹配的编码比特进行交织, 以生成交织的编码比特组。

图5是根据本公开内容的一个方面所配置的UE120的框图表示。UE 120包括用于编码上行链路控制信息的编码过程500。信号分割器501将输 入的信息比特分成两个组,以便由编码过程500处理。编码过程500使用 两个(32,O)块码编码器502a、502b在UE120内操作,其中,O表示针 对编码器的输入比特的数量。例如,第一组中数量为A的信息比特b(0)、 b(1)、…b(A-1)输入到编码器502a中,第二组中数量为B的信息比特b(A)、 b(A+1)、….b(A+B-1)输入到编码器502b中。A和B可以相同也可以不同。 在一个方面,(32,O)编码器502a、502b是标准定义的编码器。编码器 502a向速率匹配模块504a输出32个编码比特c(0)、c(1)、…、c(31),编码 器502b向速率匹配模块504b输出32个编码比特c(32)、c(33)、…、c(63)。

速率匹配模块504a将编码比特c(0)、c(1)、…、c(31)速率匹配成24个 比特c’(0)、c’(1)、…、c’(23),速率匹配模块504b将编码比特c(32)、c(33)、… c(63)速率匹配成24个比特c’(24)、c’(25)、…、c’(47)。将所得的速率匹配 的编码比特输入到交织器508,该交织器508在48个交织且编码的比特 d(0)、d(1)、…、d(47)中分配编码比特c’(0)、c’(1)、…、c’(23)以及编码比 特c’(24)、c’(25)、…、c’(47)。相应地,可以在子帧的一个时隙中发送最终 48个编码比特中的24个编码比特,并且可以在该子帧的第二时隙中发送最 终48个编码比特中的其他24个编码比特。因此,每个信息比特可以通过 时隙边界跳频的方式享受分集。

在一个方面,还可以针对在PUSCH中发送的信息(该信息包括,例如, 诸如HARQ-ACK信息之类的控制信息)实现上述用于信道编码的技术。 3GPP TS36.212技术规范中设置了用于HARQ-ACK的信道编码信息,故以 引用方式将其并入本文。类似于上述图5,信息比特可以被分割成两个比特 序列,每个比特序列被输入到编码器以生成两组编码比特。每组编码比特 被速率匹配到确定的比特数量,以生成两个独立的速率匹配的码块。这些 独立的速率匹配的码块可以由交织器进行交织。然而,可以按调制符号级 执行交织,以在PUSCH中生成“棋盘(checker-board)”或交替模式。应 当注意,要映射的调制符号的数量可能会例如根据PUSCH的频谱效率发生 变化。

根据一个方面,可以按“棋盘”或交替模式二者之一映射调制符号。

根据第二方面,可以如同在第一实施例中那样映射调制符号,但是, 可以与速率匹配的码块输入信息比特和大致成比例地分割调 制符号,同时在分离的QAM符号中保持来自两个独立的速率匹配的码块的 信息比特。

根据第三方面,调制符号级交织可能会导致“棋盘”或交替模式。

下文在用于多于11个比特的HARQ-ACK信息的信道编码的文本提案 (包括伪码)中描述了与针对PUSCH上的调制的示例方面相关的另外细 节。在TS36.212的相应的5.2.2.6节中定义了缩写词,故将其全部内容并 入本文作为参考。

用表示输入到信道编码块的HARQ-ACK比特, 其中,11<OACK≤20是比特的数量。

按如下方式对比特序列和 进行编码:

并且

其中,i=0、1、2、…、31,并且TS36.212的表5.2.2.6.4-1中定义了 基序列Mi,n

通过按以下方式级联和循环重复比特序列和获得输出比特序列

第一可替代方面:

第二可替代方面:

第三可替代方面:

图6示出了上行链路共享信道上的示例传输600。传输600在水平方向 上示出了SC-FDM符号,并且在垂直方向上示出了每个SC-FDM符号的经 时间调制的符号。如图所示,可以在两个SC-FDM符号中发送参考信号 (RS)。RS可以被称为解调参考信号。在该示例中,Q’=20(用于HARQ-ACK 的编码符号的总数量)以及来自第一和第二组速率匹配的码块的编码比特 的数量Qm(例如,2、4、6等)可以取决于所使用的调制阶数。传输600 示出,按调制符号级对来自第一速率匹配的码块602的编码比特和来自第 二速率匹配的码块604的编码比特进行交织,并且以“棋盘”或交替模式 对这些编码比特进行映射。即,在每个SC-FDM符号610、612、614、616 中,具有来自第一速率匹配的码块的编码比特602和来自第二速率匹配的 码块的编码比特604的交替模式。4个SC-FDM符号上的偶数时间索引中 的交替模式可以是相同的,4个SC-FDM符号上的奇数时间索引中的交替 模式可以是相同的。

本公开内容可以在具有一个或多个处理器的诸如用户设备(UE)或e 节点B(eNB)之类的装置中实现。返回参考图5,UE120包括:控制器/ 处理器1280,其执行操作并且控制用于提供UE120的功能和操作的组件。 控制器/处理器1280控制信号分割器501,后者提供用于将多个信息比特分 割成第一组信息比特和第二组信息比特的单元。控制器/处理器1280还控制 块码编码器502a和502b,以提供用于将第一组信息比特编码成第一组编码 比特的单元。UE120还包括速率匹配模块504a和504b,该速率匹配模块 504a和504b提供用于将第一组编码比特和第二组编码比特速率匹配到定义 的比特数量,从而生成第一组速率匹配的编码比特和第二组速率匹配的编 码比特的单元。由控制器/处理器1280控制的交织器508提供用于将第一组 速率匹配的编码比特和第二组速率匹配的编码比特进行交织,以生成交织 的编码比特组的单元。包括控制器/处理器1280在内的任何或所有的处理器 都可以被集成到单个处理器中。或者,这些功能可以由数字电路或模拟电 路(包括诸如数字信号处理器(DSP)和专用集成电路(ASIC)之类的设 备)来执行。

本领域技术人员应当理解,可以使用多种不同的技术和方法中的任何 一种来表示信息和信号。例如,整个以上描述中提及的数据、指令、命令、 信息、信号、比特、符号和码片可以用电压、电流、电磁波、磁场或磁粒 子、光场或光粒子或者其任意组合来表示。

本领域技术人员还应当明白,结合本申请所公开内容描述的各个说明 性的逻辑框、模块、电路和算法步骤均可以实现成电子硬件、计算机软件 或二者的组合。为了清楚地说明硬件和软件的这种可交换性,上面对各个 说明性的组件、框、模块、电路和步骤均围绕其功能进行了总体描述。至 于这种功能是实现成硬件还是实现成软件,取决于特定的应用和对整个系 统所施加的设计约束条件。本领域技术人员可以针对每个特定应用,以变 通的方式实现所描述的功能,但是,这种实现决策不应解释为背离本发明 的保护范围。

可以利用设计为执行本申请所描述功能的通用处理器、数字信号处理 器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其它可 编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件或者其任意组 合,来实现或执行结合本申请所公开内容描述的各个说明性的逻辑框图、 模块和电路。通用处理器可以是微处理器,或者,该处理器也可以是任何 常规的处理器、控制器、微控制器或者状态机。处理器还可以实现为计算 设备的组合,例如,DSP和微处理器的组合、多个微处理器、一个或多个 微处理器与DSP内核的结合,或者任何其它此种结构。

结合本申请所公开内容描述的方法或算法的步骤可以直接实现在硬件 中、由处理器执行的软件模块中或二者的组合中。软件模块可以位于RAM 存储器、闪存、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、 硬盘、移动磁盘、CD-ROM或者本领域已知的任何其它形式的存储介质中。 一种示例性存储介质耦合到处理器,使得处理器能够从该存储介质读取信 息,并且向该存储介质写入信息。或者,存储介质可以是处理器的组成部 分。处理器和存储介质可以位于ASIC中。该ASIC可以位于用户终端中。 或者,处理器和存储介质也可以作为分立组件位于用户终端中。

在一个或多个示例性设计方案中,本申请所描述的功能可以用硬件、 软件、固件或其任意组合来实现。当使用软件实现时,可以将这些功能存 储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代 码进行传输。计算机可读介质包括非临时性计算机存储介质和通信介质, 其中通信介质包括有助于从一个地方向另一个地方传送计算机程序的任何 介质。非临时性存储介质可以是通用计算机或专用计算机能够访问的任何 可用介质。通过示例的方式而不是限制的方式,这种非临时性计算机可读 介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、 磁盘存储设备或其它磁存储设备、或者能够用于存储具有指令或数据结构 形式的期望的程序代码单元并且能够由通用或专用计算机或者通用或专用 处理器访问的任何其它介质。本申请所使用的磁盘和光盘包括压缩光盘 (CD)、激光盘、光盘、数字通用光盘(DVD)、软盘和蓝光光盘,其中, 磁盘通常以磁的方式再现数据,而光盘利用激光以光的方式再现数据。上 面的组合也应当包括在计算机可读介质的范围之内。

为了使任何本领域技术人员都能够实现或使用本发明,上文提供了对 本发明的描述。对于本领域技术人员来说,对本发明的各种修改是显而易 见的,并且,本申请定义的总体原理可以在不脱离本发明的精神或范围的 基础上适用于其它变型。因此,本发明并非意在受限于本申请所描述的示 例和设计方案,而是与本申请公开的原理和新颖特征的最广范围相一致。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号