首页> 中国专利> 基于FPGA的实对称矩阵的特征值分解的并行实现方法

基于FPGA的实对称矩阵的特征值分解的并行实现方法

摘要

本发明属于阵列信号处理领域,具体涉及基于FPGA的实对称矩阵的特征值分解的并行实现方法。具体实现步骤如下:根据阵元数目构建特征值分解的脉动阵列结构,设定所需的处理单元;对接收的阵元信号进行预处理;求解旋转角度并将其转换为角度值;查表得到对应的正弦值和余弦值;更新矩阵元素和特征向量;判断是否达到要求迭代次数;若未达到,在阵列结构中交换矩阵元素为下次迭代做准备;判断是否需要改变处理单元内部的输入输出顺序;若是,则改变输入输出数据的顺序。本方法通过处理单元之间数据的传递以及处理单元内部的数据顺序的转换,提高了迭代效率而且运算速度快,应用前景广阔。

著录项

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-10-08

    实质审查的生效 IPC(主分类):G06F17/16 申请日:20190612

    实质审查的生效

  • 2019-09-10

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号