首页> 中国专利> 具有时钟选通的用于执行矩阵乘法的硬件单元

具有时钟选通的用于执行矩阵乘法的硬件单元

摘要

本公开涉及具有时钟选通的用于执行矩阵乘法的硬件单元。本公开提供了用于经由多级管线执行矩阵乘法的硬件单元和方法,其中,与管线的一个或多个级相关联的存储元件基于已知具有零值或者能被视为具有零值的数据元素和/或其部分而被时钟选通。在一些情况下,可以基于每个数据元素,基于该数据元素是否具有零值或者可以被视为具有零值来对存储元件进行时钟选通。在其他情况下,可以基于部分元素,基于该数据元素的位宽来对存储元件进行时钟选通。例如,如果数据元素的位宽小于该数据元素的最大位宽,则与该数据元素相关的一部分位可被视为具有零值并且与该数据元素相关联的一部分存储元件可以不被时钟控制。

著录项

  • 公开/公告号CN110007896A

    专利类型发明专利

  • 公开/公告日2019-07-12

    原文格式PDF

  • 申请/专利权人 畅想科技有限公司;

    申请/专利号CN201811299933.X

  • 发明设计人 克里斯·马丁;阿祖拉·普利梅诺;

    申请日2018-11-02

  • 分类号G06F7/544(20060101);G06F17/16(20060101);

  • 代理机构11258 北京东方亿思知识产权代理有限责任公司;

  • 代理人林强

  • 地址 英国赫特福德郡

  • 入库时间 2024-02-19 11:55:22

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-07-12

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号