首页> 外文OA文献 >Output Impedance Correction Circuit (OICC): A New Concept to Improve the Dynamic Response of DC/DC Converters with Additional Energy Path
【2h】

Output Impedance Correction Circuit (OICC): A New Concept to Improve the Dynamic Response of DC/DC Converters with Additional Energy Path

机译:输出阻抗校正电路(OICC):通过附加能量路径改善DC / DC转换器动态响应的新概念

摘要

El desarrollo da las nuevas tecnologías permite a los ingenieros llevar al límite el funcionamiento de los circuitos integrados (Integrated Circuits, IC). Las nuevas generaciones de procesadores, DSPs o FPGAs son capaces de procesar la información a una alta velocidad, con un alto consumo de energía, o esperar en modo de baja potencia con el mínimo consumo posible. Esta gran variación en el consumo de potencia y el corto tiempo necesario para cambiar de un nivel al otro, afecta a las especificaciones del Módulo de Regulador de Tensión (Voltage Regulated Module, VRM) que alimenta al IC. Además, las características adicionales obligatorias, tales como adaptación del nivel de tensión (Adaptive Voltage Positioning, AVP) y escalado dinámico de la tensión (Dynamic Voltage Scaling, DVS), imponen requisitos opuestas en el diseño de la etapa de potencia del VRM. Para poder soportar las altas variaciones de los escalones de carga, el condensador de filtro de salida del VRM se ha de sobredimensionar, penalizando la densidad de energía y el rendimiento durante la operación de DVS. Por tanto, las actuales tendencias de investigación se centran en mejorar la respuesta dinámica del VRM, mientras se reduce el tamaño del condensador de salida. La reducción del condensador de salida lleva a menor coste y una prolongación de la vida del sistema ya que se podría evitar el uso de condensadores voluminosos, normalmente implementados con condensadores OSCON. Una ventaja adicional es que reduciendo el condensador de salida, el DVS se puede realizar más rápido y con menor estrés de la etapa de potencia, ya que la cantidad de carga necesaria para cambiar la tensión de salida es menor. El comportamiento dinámico del sistema con un control lineal (Control Modo Tensión, VMC, o Control Corriente de Pico, Peak Current Mode Control, PCMC,…) está limitado por la frecuencia de conmutación del convertidor y por el tamaño del filtro de salida. La reducción del condensador de salida se puede lograr incrementando la frecuencia de conmutación, así como incrementando el ancho de banda del sistema, y/o aplicando controles avanzados no-lineales. Usando esos controles, las variables del estado se saturan para conseguir el nuevo régimen permanente en un tiempo mínimo, así como el filtro de salida, más específicamente la pendiente de la corriente de la bobina, define la respuesta de la tensión de salida. Por tanto, reduciendo la inductancia de la bobina de salida, la corriente de bobina llega más rápido al nuevo régimen permanente, por lo que una menor cantidad de carga es tomada del condensador de salida durante el tránsito. El inconveniente de esa propuesta es que el rendimiento del sistema es penalizado debido al incremento de pérdidas de conmutación y las corrientes RMS. Para conseguir tanto la reducción del condensador de salida como el alto rendimiento del sistema, mientras se satisfacen las estrictas especificaciones dinámicas, un convertidor multifase es adoptado como estándar para aplicaciones VRM. Para asegurar el reparto de las corrientes entre fases, el convertidor multifase se suele implementar con control de modo de corriente. Para superar la limitación impuesta por el filtro de salida, la segunda posibilidad para reducir el condensador de salida es aplicar alguna modificación topológica (Topologic modifications) de la etapa básica de potencia para incrementar la pendiente de la corriente de bobina y así reducir la duración de tránsito. Como el transitorio se ha reducido, una menor cantidad de carga es tomada del condensador de salida bajo el mismo escalón de la corriente de salida, con lo cual, el condensador de salida se puede reducir para lograr la misma desviación de la tensión de salida. La tercera posibilidad para reducir el condensador de salida del convertidor es introducir un camino auxiliar de energía (additional energy path, AEP) para compensar el desequilibrio de la carga del condensador de salida reduciendo consecuentemente la duración del transitorio y la desviación de la tensión de salida. De esta manera, durante el régimen permanente, el sistema tiene un alto rendimiento debido a que el convertidor principal con bajo ancho de banda es diseñado para trabajar con una frecuencia de conmutación moderada para conseguir requisitos estáticos. Por otro lado, el comportamiento dinámico durante los transitorios es determinado por el AEP con un alto ancho de banda. El AEP puede ser implementado como un camino resistivo, como regulador lineal (Linear regulator, LR) o como un convertidor conmutado. Las dos primeras implementaciones proveen un mayor ancho de banda, acosta del incremento de pérdidas durante el transitorio. Por otro lado, la implementación del convertidor computado presenta menor ancho de banda, limitado por la frecuencia de conmutación, aunque produce menores pérdidas comparado con las dos anteriores implementaciones. Dependiendo de la aplicación, la implementación y la estrategia de control del sistema, hay una variedad de soluciones propuestas en el Estado del Arte (State-of-the-Art, SoA), teniendo diferentes propiedades donde una solución ofrece más ventajas que las otras, pero también unas desventajas. En general, un sistema con AEP ideal debería tener las siguientes propiedades: 1. El impacto del AEP a las pérdidas del sistema debería ser mínimo. A lo largo de la operación, el AEP genera pérdidas adicionales, con lo cual, en el caso ideal, el AEP debería trabajar por un pequeño intervalo de tiempo, solo durante los tránsitos; la otra opción es tener el AEP constantemente activo pero, por la compensación del rizado de la corriente de bobina, se generan pérdidas innecesarias. 2. El AEP debería ser activado inmediatamente para minimizar la desviación de la tensión de salida. Para conseguir una activación casi instantánea, el sistema puede ser informado por la carga antes del escalón o el sistema puede observar la corriente del condensador de salida, debido a que es la primera variable del estado que actúa a la perturbación de la corriente de salida. De esa manera, el AEP es activado con casi cero error de la tensión de salida, logrando una menor desviación de la tensión de salida. 3. El AEP debería ser desactivado una vez que el nuevo régimen permanente es detectado para evitar los transitorios adicionales de establecimiento. La mayoría de las soluciones de SoA estiman la duración del transitorio, que puede provocar un transitorio adicional si la estimación no se ha hecho correctamente (por ejemplo, si la corriente de bobina del convertidor principal tiene un nivel superior o inferior al necesitado, el regulador lento del convertidor principal tiene que compensar esa diferencia una vez que el AEP es desactivado). Otras soluciones de SoA observan las variables de estado, asegurando que el sistema llegue al nuevo régimen permanente, o pueden ser informadas por la carga. 4. Durante el transitorio, como mínimo un subsistema, o bien el convertidor principal o el AEP, debería operar en el lazo cerrado. Implementando un sistema en el lazo cerrado, preferiblemente el subsistema AEP por su ancho de banda elevado, se incrementa la robustez del sistema a los parásitos. Además, el AEP puede operar con cualquier tipo de corriente de carga. Las soluciones que funcionan en el lazo abierto suelen preformar el control de balance de carga con mínimo tiempo, así reducen la duración del transitorio y tienen un impacto menor a las pérdidas del sistema. Por otro lado, esas soluciones demuestran una alta sensibilidad a las tolerancias y parásitos de los componentes. 5. El AEP debería inyectar la corriente a la salida en una manera controlada, así se reduce el riesgo de unas corrientes elevadas y potencialmente peligrosas y se incrementa la robustez del sistema bajo las perturbaciones de la tensión de entrada. Ese problema suele ser relacionado con los sistemas donde el AEP es implementado como un convertidor auxiliar. El convertidor auxiliar es diseñado para una potencia baja, con lo cual, los dispositivos elegidos son de baja corriente/potencia. Si la corriente no es controlada, bajo un pico de tensión de entrada provocada por otro parte del sistema (por ejemplo, otro convertidor conectado al mismo bus), se puede llegar a un pico en la corriente auxiliar que puede causar la perturbación de tensión de salida e incluso el fallo de los dispositivos del convertidor auxiliar. Sin embargo, cuando la corriente es controlada, usando control del pico de corriente o control con histéresis, la corriente auxiliar tiene el control con prealimentación (feed-forward) de tensión de entrada y la corriente es definida y limitada. Por otro lado, si la solución utiliza el control de balance de carga, el sistema puede actuar de forma deficiente si la tensión de entrada tiene un valor diferente del nominal, provocando que el AEP inyecta/toma más/menos carga que necesitada. 6. Escalabilidad del sistema a convertidores multifase. Como ya ha sido comentado anteriormente, para las aplicaciones VRM por la corriente de carga elevada, el convertidor principal suele ser implementado como multifase para distribuir las perdidas entre las fases y bajar el estrés térmico de los dispositivos. Para asegurar el reparto de las corrientes, normalmente un control de modo corriente es usado. Las soluciones de SoA que usan VMC son limitadas a la implementación con solo una fase. Esta tesis propone un nuevo método de control del flujo de energía por el AEP y el convertidor principal. El concepto propuesto se basa en la inyección controlada de la corriente auxiliar al nodo de salida donde la amplitud de la corriente es n-1 veces mayor que la corriente del condensador de salida con las direcciones apropiadas. De esta manera, el AEP genera un condensador virtual cuya capacidad es n veces mayor que el condensador físico y reduce la impedancia de salida. Como el concepto propuesto reduce la impedancia de salida usando el AEP, el concepto es llamado Output Impedance Correction Circuit (OICC) concept. El concepto se desarrolla para un convertidor tipo reductor síncrono multifase con control modo de corriente CMC (incluyendo e implementación con una fase) y puede operar con la tensión de salida constante o con AVP. Además, el concepto es extendido a un convertidor de una fase con control modo de tensión VMC. Durante la operación, el control de tensión de salida de convertidor principal y control de corriente del subsistema OICC están siempre cerrados, incrementando la robustez a las tolerancias de componentes y a los parásitos del cirquito y permitiendo que el sistema se pueda enfrentar a cualquier tipo de la corriente de carga. Según el método de control propuesto, el sistema se puede encontrar en dos estados: durante el régimen permanente, el sistema se encuentra en el estado Idle y el subsistema OICC esta desactivado. Por otro lado, durante el transitorio, el sistema se encuentra en estado Activo y el subsistema OICC está activado para reducir la impedancia de salida. El cambio entre los estados se hace de forma autónoma: el sistema entra en el estado Activo observando la corriente de condensador de salida y vuelve al estado Idle cunado el nuevo régimen permanente es detectado, observando las variables del estado. La validación del concepto OICC es hecha aplicándolo a un convertidor tipo reductor síncrono con dos fases y de 30W cuyo condensador de salida tiene capacidad de 140μF, mientras el factor de multiplicación n es 15, generando en el estado Activo el condensador virtual de 2.1mF. El subsistema OICC es implementado como un convertidor tipo reductor síncrono con PCMC. Comparando el funcionamiento del convertidor con y sin el OICC, los resultados demuestran que se ha logrado una reducción de la desviación de tensión de salida con factor 12, tanto con funcionamiento básico como con funcionamiento AVP. Además, los resultados son comparados con un prototipo de referencia que tiene la misma etapa de potencia y un condensador de salida físico de 2.1mF. Los resultados demuestran que los dos sistemas tienen el mismo comportamiento dinámico. Más aun, se ha cuantificado el impacto en las pérdidas del sistema operando bajo una corriente de carga pulsante y bajo DVS. Se demuestra que el sistema con OICC mejora el rendimiento del sistema, considerando las pérdidas cuando el sistema trabaja con la carga pulsante y con DVS. Por lo último, el condensador de salida de sistema con OICC es mucho más pequeño que el condensador de salida del convertidor de referencia, con lo cual, por usar el concepto OICC, la densidad de energía se incrementa. En resumen, las contribuciones principales de la tesis son: • El concepto propuesto de Output Impedance Correction Circuit (OICC), • El control a nivel de sistema basado en el método usado para cambiar los estados de operación, • La implementación del subsistema OICC en lazo cerrado conjunto con la implementación del convertidor principal, • La cuantificación de las perdidas dinámicas bajo la carga pulsante y bajo la operación DVS, y • La robustez del sistema bajo la variación del condensador de salida y bajo los escalones de carga consecutiva. ABSTRACT Development of new technologies allows engineers to push the performance of the integrated circuits to its limits. New generations of processors, DSPs or FPGAs are able to process information with high speed and high consumption or to wait in low power mode with minimum possible consumption. This huge variation in power consumption and the short time needed to change from one level to another, affect the specifications of the Voltage Regulated Module (VRM) that supplies the IC. Furthermore, additional mandatory features, such as Adaptive Voltage Positioning (AVP) and Dynamic Voltage Scaling (DVS), impose opposite trends on the design of the VRM power stage. In order to cope with high load-step amplitudes, the output capacitor of the VRM power stage output filter is drastically oversized, penalizing power density and the efficiency during the DVS operation. Therefore, the ongoing research trend is directed to improve the dynamic response of the VRM while reducing the size of the output capacitor. The output capacitor reduction leads to a smaller cost and longer life-time of the system since the big bulk capacitors, usually implemented with OSCON capacitors, may not be needed to achieve the desired dynamic behavior. An additional advantage is that, by reducing the output capacitance, dynamic voltage scaling (DVS) can be performed faster and with smaller stress on the power stage, since the needed amount of charge to change the output voltage is smaller. The dynamic behavior of the system with a linear control (Voltage mode control, VMC, Peak Current Mode Control, PCMC,…) is limited by the converter switching frequency and filter size. The reduction of the output capacitor can be achieved by increasing the switching frequency of the converter, thus increasing the bandwidth of the system, and/or by applying advanced non-linear controls. Applying nonlinear control, the system variables get saturated in order to reach the new steady-state in a minimum time, thus the output filter, more specifically the output inductor current slew-rate, determines the output voltage response. Therefore, by reducing the output inductor value, the inductor current reaches faster the new steady state, so a smaller amount of charge is taken from the output capacitor during the transient. The drawback of this approach is that the system efficiency is penalized due to increased switching losses and RMS currents. In order to achieve both the output capacitor reduction and high system efficiency, while satisfying strict dynamic specifications, a Multiphase converter system is adopted as a standard for VRM applications. In order to ensure the current sharing among the phases, the multiphase converter is usually implemented with current mode control. In order to overcome the limitation imposed by the output filter, the second possibility to reduce the output capacitor is to apply Topologic modifications of the basic power stage topology in order to increase the slew-rate of the inductor current and, therefore, reduce the transient duration. Since the transient is reduced, smaller amount of charge is taken from the output capacitor under the same load current, thus, the output capacitor can be reduced to achieve the same output voltage deviation. The third possibility to reduce the output capacitor of the converter is to introduce an additional energy path (AEP) to compensate the charge unbalance of the output capacitor, consequently reducing the transient time and output voltage deviation. Doing so, during the steady-state operation the system has high efficiency because the main low-bandwidth converter is designed to operate at moderate switching frequency, to meet the static requirements, whereas the dynamic behavior during the transients is determined by the high-bandwidth auxiliary energy path. The auxiliary energy path can be implemented as a resistive path, as a Linear regulator, LR, or as a switching converter. The first two implementations provide higher bandwidth, at the expense of increasing losses during the transient. On the other hand, the switching converter implementation presents lower bandwidth, limited by the auxiliary converter switching frequency, though it produces smaller losses compared to the two previous implementations. Depending on the application, the implementation and the control strategy of the system, there is a variety of proposed solutions in the State-of-the-Art (SoA), having different features where one solution offers some advantages over the others, but also some disadvantages. In general, an ideal additional energy path system should have the following features: 1. The impact on the system losses should be minimal. During its operation, the AEP generates additional losses, thus ideally, the AEP should operate for a short period of time, only when the transient is occurring; the other option is to have the AEP constantly on, but due to the inductor current ripple compensation at the output, unnecessary losses are generated. 2. The AEP should be activated nearly instantaneously to prevent bigger output voltage deviation. To achieve near instantaneous activation, the converter system can be informed by the load prior to the load-step or the system can observe the output capacitor current, which is the first system state variable that reacts on the load current perturbation. In this manner, the AEP is turned on with near zero output voltage error, providing smaller output voltage deviation. 3. The AEP should be deactivated once the new steady state is reached to avoid additional settling transients. Most of the SoA solutions estimate duration of the transient which may cause additional transient if the estimation is not performed correctly (e.g. if the main converter inductor current has higher or lower value than needed, the slow regulator of the main converter needs to compensate the difference after the AEP is deactivated). Other SoA solutions are observing state variables, ensuring that the system reaches the new steady state or they are informed by the load. 4. During the transient, at least one subsystem, either the main converter or the AEP, should be in closed-loop. Implementing a closed loop system, preferably the AEP subsystem, due its higher bandwidth, increases the robustness under system tolerances and circuit parasitic. In addition, the AEP can operate with any type of load. The solutions that operate in open loop usually perform minimum time charge balance control, thus reducing the transient length and minimizing the impact on the losses, however they are very sensitive to tolerances and parasitics. 5. The AEP should inject current at the output in a controlled manner, thus reducing the risk of high and potentially damaging currents and increasing robustness on the input voltage deviation. This issue is mainly related to the systems where AEP is implemented as auxiliary converter. The auxiliary converter is designed for small power and, as such, the MOSFETs are rated for small power/currents. If the current is not controlled, due to the some unpredicted spike in input voltage caused by some other part of the system (e.g. different converter), it may lead to a current spike in auxiliary current which will cause the perturbation of the output voltage and even failure of the switching components of auxiliary converter. In the case when the current is controlled, using peak CMC or Hysteretic Window CMC, the auxiliary converter has inherent feed-forwarding of the input voltage in current control and the current is defined and limited. Furthermore, if the solution employs charge balance control, the system may perform poorly if the input voltage has different value than the nominal, causing that AEP injects/extracts more/less charge than needed. 6. Scalability of the system to multiphase converters. As commented previously, in VRM applications, due to the high load currents, the main converters are implemented as multiphase to redistribute losses among the modules, lowering temperature stress of the components. To ensure the current sharing, usually a Current Mode Control (CMC) is employed. The SoA solutions that are implemented with VMC are limited to a single stage implementation. This thesis proposes a novel control method of the energy flow through the AEP and the main converter system. The proposed concept relays on a controlled injection of the auxiliary current at the output node where the instantaneous current value is n-1 times bigger than the output capacitor current with appropriate directions. Doing so, the AEP creates an equivalent n times bigger virtual capacitor at the output, thus reducing the output impedance. Due to the fact that the proposed concept reduces the output impedance using the AEP, it has been named the Output Impedance Correction Circuit (OICC) concept. The concept is developed for a multiphase CMC synchronous buck converter (including a single phase implementation), operating with a constant output voltage and with AVP feature. Further, it is extended to a single phase VMC synchronous buck converter. During the operation, the main converter voltage loop and the OICC subsystem capacitor current loop is constantly closed, increasing the robustness under system tolerances and circuit parasitic and allowing the system to operate with any load-current shape or pattern. According to the proposed control method, the system operates in two states: during the steady-state the system is in the Idle state and the OICC subsystem is deactivated, while during the load-step transient the system is in the Active state and the OICC subsystem is activated in order to reduce the output impedance. The state changes are performed autonomously: the system enters in the Active state by observing the output capacitor current and it returns back to the Idle state when the steady-state operation is detected by observing the state variables. The validation of the OICC concept has been done by applying it to a 30W two phase synchronous buck converter with 140μF output capacitor and with the multiplication factor n equal to 15, generating during the Active state equivalent output capacitor of 2.1mF. The OICC subsystem is implemented as single phase PCMC synchronous buck converter. Comparing the converter operation with and without the OICC the results demonstrate that the 12 times reduction of the output voltage deviation is achieved, for both basic operation and for the AVP operation. Furthermore, the results have been compared to a reference prototype which has the same power stage and a fiscal output capacitor of 2.1mF. The results show that the two systems have the same dynamic behavior. Moreover, an impact on the system losses under the pulsating load and DVS operation has been quantified and it has been demonstrated that the OICC system has improved the system efficiency, considering the losses when the system operates with the pulsating load and the DVS operation. Lastly, the output capacitor of the OICC system is much smaller than the reference design output capacitor, therefore, by applying the OICC concept the power density can be increased. In summary, the main contributions of the thesis are: • The proposed Output Impedance Correction Circuit (OICC) concept, • The system level control based on the used approach to change the states of operation, • The OICC subsystem closed-loop implementation, together with the main converter implementation, • The dynamic losses under the pulsating load and the DVS operation quantification, and • The system robustness on the capacitor impedance variation and consecutive load-steps.
机译:新技术的发展使工程师能够将集成电路(IC)的运行推向极限。新一代处理器,DSP或FPGA能够以高功耗高速处理信息,或以最低功耗在低功耗模式下等待。功耗的巨大变化以及从一个电平转换到另一个电平所需的时间很短,这会影响为IC供电的稳压模块(VRM)的规格。此外,诸如Adaptive Voltage Positioning(AVP)和Dynamic Voltage Scaling(DVS)之类的强制性附加功能对VRM功率放大器的设计提出了相反的要求。为了承受高负载阶跃变化,VRM输出滤波电容器必须尺寸过大,在DVS工作期间会降低功率密度和性能。因此,当前的研究趋势集中在改善VRM的动态响应,同时减小输出电容器的尺寸。减少输出电容器可降低成本,并延长系统寿命,因为可以避免使用通常由OSCON电容器实现的笨重电容器。另一个优点是,通过减少输出电容器,可以更快地执行DVS,并且在功率级上的压力较小,因为更改输出电压所需的负载量较小。带有线性控制(电压模式控制,VMC或峰值电流控制,峰值电流模式控制,PCMC等)的系统的动态行为受到转换器的开关频率和输出滤波器尺寸的限制。输出电容器的减少可以通过增加开关频率,以及增加系统带宽,和/或应用高级非线性控制来实现。使用这些控件,状态变量将饱和,以在最短的时间内达到新的稳态,并且输出滤波器(更具体地说是线圈电流的斜率)将定义输出电压响应。因此,通过减小输出线圈的电感,线圈电流可以更快地达到新的稳定状态,从而在过渡期间从输出电容器获取的电荷更少。该建议的缺点是,由于开关损耗和RMS电流的增加,系统的性能受到损害。为了在满足严格的动态规格的同时实现输出冷凝器的减少和高性能的系统性能,采用多相转换器作为VRM应用的标准。为了确保相之间电流的分配,通常使用电流模式控制来实现多相转换器。为了克服输出滤波器带来的限制,减少输出电容器的第二种可能性是应用基本功率级的某些拓扑修改(拓扑修改)以增加线圈电流的斜率,从而减少持续时间。过境。由于减小了瞬变,因此在输出电流的相同步长下,从输出电容器中获取的电荷量较小,从而可以减少输出电容器以实现相同的输出电压偏差。减少转换器输出电容器的第三种可能性是引入一条额外的能量路径(AEP),以补偿输出电容器负载的不平衡,从而减少瞬变的持续时间和输出电压的偏差。 。这样,在稳定状态下,系统具有高性能,因为低带宽主转换器被设计为以中等开关频率工作以达到静态要求。另一方面,瞬态期间的动态行为由具有高带宽的AEP决定。 AEP可以实现为电阻路径,线性稳压器(LR)或开关转换器。前两个实现提供了更大的带宽,但以过渡期间增加的损耗为代价。另一方面,尽管与前两种实现方式相比,计算转换器的实现方式产生的损耗较小,但其实现方式却具有较低的带宽,受限于开关频率。取决于系统的应用,实施和控制策略现有技术中提出了多种解决方案(最新技术,SoA),它们具有不同的属性,其中一种解决方案比其他解决方案具有更多的优点,但也有一些缺点。通常,具有理想AEP的系统应具有以下属性:1. AEP对系统损耗的影响应最小。在整个操作过程中,AEP会产生额外的损失,因此,理想情况下,AEP只能在运输过程中短时间工作;另一种选择是使AEP持续工作,但通过补偿线圈电流的纹波,会产生不必要的损耗。 2.应立即激活AEP,以最小化输出电压的偏差。为了实现几乎瞬时的激活,可以在阶跃之前通过负载通知系统,或者系统可以观察输出电容器的电流,因为它是状态的第一个变量,对输出电流的干扰起作用。以此方式,在输出电压几乎为零的情况下激活了AEP,从而实现了输出电压的较小偏差。 3.一旦检测到新的永久性制度,应立即停用AEP,以免发生其他机构瞬变。大多数SoA解决方案都会估算瞬态的持续时间,如果估算未正确完成(例如,如果主转换器的线圈电流高于或低于所需的电流,则稳压器会导致额外的瞬态)一旦禁用了AEP,主转换器的慢速速度就必须补偿该差异。)其他SoA解决方案着眼于状态变量,以确保系统达到新的稳态或可以通过负载报告。 4.在瞬态过程中,至少一个子系统(主转换器或AEP)应在闭环中运行。通过实施闭环系统,优选地由于其高带宽而优选地AEP子系统,提高了系统对寄生虫的鲁棒性。此外,AEP可以在任何类型的负载电流上运行。开环运行的解决方案通常以最少的时间执行负载平衡控制,从而减少了瞬变的持续时间,并且对系统损耗的影响较小。另一方面,这些解决方案显示出对组件公差和寄生虫的高度敏感性。 5. AEP应该以受控方式将电流注入到输出中,从而降低高电流和潜在危险电流的风险,并在输入电压干扰下提高系统的稳定性。该问题通常与将AEP实施为辅助转换器的系统有关。辅助转换器专为低功率而设计,因此所选器件为低电流/功率。如果电流不受控制,则在系统另一部分(例如,连接到同一总线的另一个转换器)引起的输入电压峰值下,可能会在辅助电流中达到峰值,这可能会引起辅助转换器设备的输出甚至故障。但是,当使用电流峰值控制或磁滞控制来控制电流时,辅助电流具有输入电压前馈控制,并且会定义和限制电流。另一方面,如果该解决方案使用负载平衡控制,则当输入电压的值与标称值不同时,系统可能会表现不佳,从而导致AEP注入/承受的负载/所需的负载更少。 6.系统对多相转换器的可扩展性。如上所述,对于VRM应用,由于高负载电流,主转换器通常实现为多相,以在各相之间分配损耗并降低器件的热应力。为了确保电流共享,通常使用电流模式控件。使用VMC的SoA解决方案仅限于只有一个阶段的部署。本文提出了一种通过AEP和主变流器控制能量流的新方法。提出的概念基于将辅助电流受控地注入到输出节点,在适当的方向上,电流的幅度是输出电容器电流的n-1倍。这样,AEP会生成一个虚拟电容器,其容量是物理电容器的n倍,并降低了输出阻抗。拟议的概念如何使用AEP降低输出阻抗该概念称为输出阻抗校正电路(OICC)概念。该概念是为具有CMC电流模式控制(包括并实现为一相)的多相同步降压型转换器而开发的,并且可以在恒定输出电压或AVP下工作。此外,该概念扩展到具有VMC电压模式控制的单相转换器。在运行期间,OICC子系统的主转换器输出电压控制和电流控制始终处于关闭状态,从而提高了组件公差和马戏寄生虫的耐受性,并使系统能够面对任何类型的充电电流。根据提出的控制方法,系统可以处于两种状态:在永久状态下,系统处于空闲状态,并且OICC子系统已停用。另一方面,在瞬态期间,系统处于“活动”状态,并且OICC子系统被激活以减小输出阻抗。状态之间的改变是自动完成的:系统进入活动状态,观察输出电容器电流,并在检测到新的永久状态时观察状态变量,返回空闲状态。 OICC概念的验证是通过将其应用于30W两相同步降压转换器来完成的,该转换器的输出电容器容量为140μF,倍增系数n为15,从而在激活状态下产生2.1mF的虚拟电容器。 OICC子系统通过PCMC实现为同步降压型转换器。比较带有和不带有OICC的转换器的操作,结果表明,在基本操作和AVP操作下,输出电压偏差均减小了12倍。此外,将结果与具有相同功率放大器和2.1mF物理输出电容器的基准原型进行了比较。结果表明,两个系统具有相同的动态行为。此外,已经量化了在脉动负载电流和DVS下对系统损耗的影响。当系统在脉冲负载和DVS下工作时,OICC系统可通过考虑损耗来改善系统性能。最终,带有OICC的系统输出电容器比参考转换器输出电容器小得多,从而使用OICC概念可以提高能量密度。总之,本文的主要贡献是:•输出阻抗校正电路(OICC)的建议概念;•基于用于更改工作状态的方法的系统级控制;•OICC子系统的实现闭环与主转换器的实现相结合;•量化脉动负载下和DVS运行下的动态损耗;以及•输出电容器变化和连续负载下的系统鲁棒性。摘要新技术的开发使工程师能够将集成电路的性能推向极限。新一代处理器,DSP或FPGA能够以高速度和高功耗处理信息,或以最小的功耗在低功耗模式下等待。功耗的巨大变化以及从一个级别转换到另一个级别所需的时间很短,这会影响为IC供电的稳压模块(VRM)的规格。此外,其他强制性功能(如自适应电压定位(AVP)和动态电压缩放(DVS))在VRM功率级的设计上施加了相反的趋势。为了应对较高的负载阶跃幅度,VRM功率级输出滤波器的输出电容器尺寸过大,从而降低了DVS工作期间的功率密度和效率。因此,正在进行的研究趋势旨在改善VRM的动态响应,同时减小输出电容器的尺寸。输出电容器的减少导致系统的成本降低,使用寿命更长,因为通常不需要OSCON电容器实现的大容量电容器即可实现所需的动态性能。另一个优点是,通过减小输出电容,可以更快地执行动态电压缩放(DVS),并在功率级上施加较小的压力,因为更改输出电压所需的电荷量较小。带有线性控制(电压模式控制,VMC,峰值电流模式控制,PCMC等)的系统的动态行为受到转换器开关频率和滤波器尺寸的限制。输出电容器的减少可以通过增加转换器的开关频率来实现,从而增加系统的带宽,和/或通过应用高级非线性控制。应用非线性控制,系统变量达到饱和,以便在最短的时间内达到新的稳态,因此输出滤波器(更具体地说是输出电感器电流的摆率)决定了输出电压响应。因此,通过减小输出电感器的值,电感器电流会更快达到新的稳定状态,因此在瞬态过程中会从输出电容器获取较少的电荷。这种方法的缺点是,由于开关损耗和RMS电流的增加,系统效率受到损害。为了在满足严格的动态规格的同时实现输出电容器的减少和高系统效率,采用多相转换器系统作为VRM应用的标准。为了确保各相之间的电流共享,通常使用电流模式控制来实现多相转换器。为了克服输出滤波器带来的限制,减少输出电容器的第二种可能性是对基本功率级拓扑进行拓扑修改,以增加电感器电流的压摆率,从而减少瞬变。持续时间。由于减小了瞬变,因此在相同负载电流下从输出电容器中获取的电荷量较小,因此,可以减小输出电容器以实现相同的输出电压偏差。减少转换器输出电容器的第三种可能性是引入额外的能量路径(AEP),以补偿输出电容器的电荷不平衡,从而减少瞬态时间和输出电压偏差。这样做,在稳态操作期间,系统具有较高的效率,因为主低带宽转换器被设计为以中等开关频率工作,以满足静态要求,而瞬态期间的动态行为则由高带宽决定。辅助能量路径。辅助能量路径可以实现为电阻路径,线性稳压器LR或开关转换器。前两种实现方式提供了更高的带宽,但代价是增加了瞬态期间的损耗。另一方面,尽管与前两个实施方案相比,该开关变换器实施方案产生的损耗较小,但其带宽较低,受辅助变换器开关频率的限制。根据系统的应用,实施和控制策略,在最新技术(SoA)中有多种建议的解决方案,它们具有不同的功能,其中一种解决方案比其他解决方案具有一些优势,但是一些缺点。通常,理想的附加能量路径系统应具有以下特征:1.对系统损耗的影响应最小。在运行过程中,AEP会产生额外的损耗,因此,理想情况下,AEP仅在发生瞬变时才应在短时间内运行。另一种选择是使AEP持续导通,但是由于输出端的电感器电流纹波补偿,会产生不必要的损耗。 2. AEP应该几乎立即激活,以防止更大的输出电压偏差。为了实现近乎瞬时的激活,可以在负载阶跃之前通过负载通知转换器系统,或者系统可以观察输出电容器电流,这是对负载电流扰动做出反应的第一个系统状态变量。这样,AEP的输出电压误差接近零,从而提供较小的输出电压偏差。 3.一旦达到新的稳定状态,应停用AEP,以避免出现额外的稳定瞬变。大多数SoA解决方案都估计瞬态持续时间,如果估计未正确执行,则瞬态持续时间可能会导致其他瞬态(例如,如果主转换器电感器电流的值高于或低于所需值,则主转换器的慢速调节器需要补偿差异AEP停用后)。其他SoA解决方案正在观察状态变量,以确保系统达到新的稳态或由负载通知它们。 4.在瞬变期间,至少一个子系统(主转换器或AEP)应处于闭环状态。由于其较高的带宽,实施闭环系统,最好是AEP子系统,可以提高系统容差和电路寄生性的鲁棒性。此外,AEP可以在任何类型的负载下运行。开环工作的解决方案通常执行最小时间的电荷平衡控制,从而减小了瞬态长度,并将对损耗的影响最小化,但是它们对容差和寄生效应非常敏感。 5. AEP应该以受控方式在输出端注入电流,从而降低了大电流和潜在损坏电流的风险,并提高了输入电压偏差的鲁棒性。此问题主要与将AEP用作辅助转换器的系统有关。辅助转换器专为小功率而设计,因此,MOSFET的额定功率/电流小。如果电流不受控制,由于系统其他部分(例如不同的转换器)在输入电压中出现一些无法预测的尖峰,则可能会导致辅助电流的尖峰,这将导致输出电压和输出电压的扰动。甚至辅助转换器的开关组件出现故障。在使用峰值CMC或迟滞窗口CMC控制电流的情况下,辅助转换器在电流控制中具有固有的输入电压前馈功能,并且可以定义和限制电流。此外,如果该解决方案采用电荷平衡控制,则当输入电压的值与标称值不同时,系统可能会表现不佳,从而导致AEP注入/提取的电荷过多/所需的电荷更少。 6.系统对多相转换器的可扩展性。如前所述,在VRM应用中,由于高负载电流,主转换器被实现为多相,以在模块之间重新分配损耗,从而降低了组件的温度应力。为了确保电流共享,通常采用电流模式控制(CMC)。使用VMC实施的SoA解决方案仅限于单阶段实施。本文提出了一种通过AEP和主变流系统的能量流控制的新方法。所提出的概念在输出节点上以受控方向注入辅助电流,其中瞬时电流值是在适当方向上比输出电容器电流大n-1倍的电流。这样做,AEP在输出端创建了一个等效的大n倍的虚拟电容器,从而降低了输出阻抗。由于所提出的概念使用AEP降低了输出阻抗,因此已将其命名为输出阻抗校正电路(OICC)概念。该概念是为多相CMC同步降压转换器(包括单相实现)而开发的,它以恒定的输出电压和AVP功能工作。此外,它被扩展到单相VMC同步降压转换器。在运行期间,主转换器电压环路和OICC子系统电容器电流环路不断闭合,从而提高了系统容差和电路寄生性的鲁棒性,并允许系统以任何负载电流形状或样式运行。根据建议的控制方法,系统以两种状态运行:在稳态期间,系统处于空闲状态,OICC子系统被停用,而在负载阶跃瞬态期间,系统处于活动状态,而OICC子系统被激活以减小输出阻抗。状态更改是自动执行的:通过观察输出电容器电流,系统进入“活动”状态;当通过观察状态变量检测到稳态操作时,系统返回到“空闲”状态。 OICC概念的验证是通过将其应用于具有140μF输出电容器且乘数系数n等于15的30W两相同步降压转换器而完成的,该有源倍数在2.1mF的有源状态等效输出电容器期间产生。 OICC子系统实现为单相PCMC同步降压转换器。比较使用和不使用OICC时的转换器操作,结果表明,无论是基本操作还是AVP操作,输出电压偏差均可降低12倍。此外,将结果与具有相同功率级和2.1mF财政输出电容器的参考原型进行了比较。结果表明,两个系统具有相同的动态行为。而且,已经量化了在脉动负载和DVS操作下对系统损耗的影响,并且已经证明,考虑到当系统在脉动负载和DVS操作下运行时的损耗,OICC系统提高了系统效率。最后,OICC系统的输出电容器比参考设计输出电容器小得多,因此,通过应用OICC概念,可以提高功率密度。总而言之,本文的主要贡献是:•提出的输出阻抗校正电路(OICC)概念;•基于所使用的方法来改变操作状态的系统级控制;•OICC子系统闭环实施,一起在采用主转换器的情况下,•在脉动负载和DVS操作量化下的动态损耗,以及•在电容器阻抗变化和连续负载阶跃下的系统鲁棒性。

著录项

  • 作者

    Svikovic Vladimir;

  • 作者单位
  • 年度 2015
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号