首页> 外文OA文献 >Cross-layer optimalisatie voor vermogen-zuinige en robuuste digitale circuits en systemen
【2h】

Cross-layer optimalisatie voor vermogen-zuinige en robuuste digitale circuits en systemen

机译:跨层优化,用于省电,强大的数字电路和系统

摘要

In modern deep scaled CMOS ICs, the process, voltage and temperature (PVT) variations result to a randomized variation of the transistor’s parameters. The variability is becoming so large that, by adapting conventional corner based design methodology, the design margin introduced by variation might over-kill the benefit of scaling. This PhD project aims to exploit the design margin that circuit might experience none or small amount of error, yet delivers qualified output.
机译:在现代的深度CMOS IC中,工艺,电压和温度(PVT)的变化导致晶体管参数的随机变化。可变性变得如此之大,以至于通过采用传统的基于角点的设计方法,由变化引入的设计余量可能会过度抵消缩放的好处。该博士项目旨在利用设计余量,使电路可能不会出现任何误差或出现少量误差,但却能提供合格的输出。

著录项

  • 作者

    Huang Yanxiang;

  • 作者单位
  • 年度 2017
  • 总页数
  • 原文格式 PDF
  • 正文语种 en
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号