...
机译:使用递归最小二乘算法的时间交错ADC的通道不匹配的完全数字背景校准
Le Quy Don Tech Univ Inst Syst Integrat 236 Hoang Quoc Viet Str Hanoi Vietnam;
Le Quy Don Tech Univ Inst Syst Integrat 236 Hoang Quoc Viet Str Hanoi Vietnam;
Time-interleaved analog-to-digital converter (TIADC); Channel mismatches; Fully digital background calibration; Recursive least square (RLS) algorithm;
机译:使用自适应噪声消除器的时间交错ADC的增益和定时失配的全数字背景校准
机译:两通道时间交错ADC中多项式表示的频率响应不匹配的自适应盲背景校准
机译:一种改进的全数字背景校准技术,用于高速时间交错模数转换器中的信道错配
机译:时间交错ADC中通道不匹配的顺序全数字背景校准
机译:时间交错的模数转换器的数字背景校准。
机译:物联网系统中用于UWB无线通信的具有时间时序校正的时间交错SAR ADC
机译:All-Digital背景校准技术,用于偏移,增益和时序不匹配在时间交错ADC中
机译:高分辨率时间交织aDC背景校准的辐射强化技术。