首页> 外文期刊>静電気学会誌 >電子機器設計時のESD耐性設計手法·ツール: システムレベルEMC設計におけるCAD/CAEの活用
【24h】

電子機器設計時のESD耐性設計手法·ツール: システムレベルEMC設計におけるCAD/CAEの活用

机译:电子设备设计的ESD电阻设计方法和工具:EMC设计中CAD / CAE的系统级EMC利用

获取原文
获取原文并翻译 | 示例
           

摘要

電子機器の信頼性が低下する要因の一つにEMCの問題がある.例えばESDなど外的要因によって電子機器が誤動作すると信頼性を著しく低下させる.EMC対策は,対処方法を見つける作業になるため多くの時間と労力をかけて検討を進めてゆく.昨今,“働き方改革”で言われるように,設計現場でも徹夜などができなくなってきたこともあり,EMC対策のために時間と労力を無尽蔵に使えない.このため,EMC問題が後工程で発生しないような設計プロセスの見直しが重要となっている.つまり,EMC問題を未然に防止しながら効率よく設計を進め,設計工程全体を効率化することが重要になってきている.本稿はEMCおよびESD耐性設計に焦点をあて,を支援する電気系設計ツールとそれを取り巻く設計プロセスについて述べたい.
机译:降低电子设备可靠性的因素之一具有EMC问题。 例如,如果电子设备由于外部因素(例如ESD)引起的故障,则可靠性显着降低。 EMC措施将多次讨论和努力寻找行动。 最近,据称在“如何工作”中,设计网站已经无法整夜做,因此它不能用于EMC措施的辅助时间和努力。 因此,在后续过程中不会发生的设计过程的审查很重要。 也就是说,在防止EMC问题的同时有效地设计和高效地设计和高效地变得重要。 本文重点介绍EMC和ESD公差设计,并支持电气系统设计工具,以支持它和围绕其的设计过程。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号