...
首页> 外文期刊>AEU: Archiv fur Elektronik und Ubertragungstechnik: Electronic and Communication >A 5 Gbps serial link pre-emphasis transmitter with a novel-designed register based multiplexer
【24h】

A 5 Gbps serial link pre-emphasis transmitter with a novel-designed register based multiplexer

机译:具有新颖设计的基于寄存器的多路复用器的5 Gbps串行链路预注重发射器

获取原文
获取原文并翻译 | 示例
           

摘要

A serial link transmitter with 4-tap pre-emphasis is presented in this manuscript. The system consists of two 5:1 multiplexers, a 2:1CML multiplexer, and a driver with 4-tap pre-emphasis. A new 5:1 multiplexer structure is proposed to prevent sampling on the data edge, which shows a lower power consumption and chip size. Implement in standard 180 nm CMOS 1P6M process with 1.8 V power supply, the newly designed transmitter can be able to work with bit error rate (BER) as 10(-14). The transmitter output jitter is 0.09UI while the amplitude can reach from 540 mV to 750 mV. (C) 2017 Elsevier GmbH. All rights reserved.
机译:在本手稿中介绍了具有4-Tap预重点的串行链路发送器。 该系统由两个5:1多路复用器,2:1CML多路复用器和带有4-Tap预重点的驱动程序组成。 提出了一个新的5:1多路复用器结构,以防止在数据边缘上采样,这表示较低的功耗和芯片尺寸。 在标准180nm CMOS 1P6M过程中实现,具有1.8 V电源,新设计的发射机可以使用误码率(BER)为10(-14)。 发射器输出抖动为0.09ui,而振幅可达到540 mV至750 mV。 (c)2017 Elsevier GmbH。 版权所有。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号