【24h】

OFDM-IDMA方式における干渉キャンセラの回路設計

机译:OFDM-IDMA方法中干扰消除器的电路设计

获取原文
获取原文并翻译 | 示例
           

摘要

これまでの無線通信システムではスループットや通信容量の拡大を目標としてきたが,今後M2M(Machine to Machine)通信の需要拡大に伴い,多数ユーザが小パケットを同時送信する通信への対応が求められる.本研究ではユーザ検出性能が優れているインターリーブ分割多元接続(Interleave Division Multiple Access,IDMA)について着目し,QPSK伝送でのOFDM-IDMA方式においてユーザ検出処理を行う干渉キャンセラのLSI設計を行った.従来型の干渉キャンセラはインターリーブ処理においてデータ処理効率が半分に低下する問題があったが提案型は2フレーム分のIDMA受信信号を同時処理するアーキテクチャを導入し,処理効率の向上および回路面積低減を実現した.
机译:到目前为止,无线通信系统的目标是提高吞吐量和通信容量,但是随着未来对M2M(机器对机器)通信的需求不断增长,有必要支持其中大量用户同时发送小数据包的通信。在这项研究中,我们重点研究了具有出色的用户检测性能的交错分多址(IDMA),并设计了一种用于干扰消除器的LSI,该干扰消除器以QPSK传输的OFDM-IDMA方法执行用户检测处理。传统的干扰消除器具有在交织处理中数据处理效率降低一半的问题,但是所提出的类型引入了一种架构,该架构同时处理两个帧的IDMA接收信号以提高处理效率并减小电路面积。它实现了。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号