...
首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >ビアプログラマブルアーキテクチャVPEX4(1)-配線混雑度改善と低消費電力性能向上のための基本論理素子の改良
【24h】

ビアプログラマブルアーキテクチャVPEX4(1)-配線混雑度改善と低消費電力性能向上のための基本論理素子の改良

机译:通过可编程架构VPEX4(1)-改进基本逻辑元素以改善布线拥塞和低功耗性能

获取原文
获取原文并翻译 | 示例
           

摘要

LSI微細プロセス技術とともに,マスクコストの高騰が問題となっている.この問題に対して,我々はビアプログラマブル技術の利用を検討してきた.これまでに3層のビアマスクで論理を変更するVPEX3アーキテクチャを提案し,チップ試作·評価を行ってきた.本論文では,VPEX3の改良案として新たにVPEX4アーキテクチャを提案する.この改良によりUtilizationが向上し,実装時面積が改善されたことを報告する.
机译:随着LSI微工艺技术的发展,高昂的掩模成本已成为问题。为了解决这个问题,我们考虑了使用via可编程技术。到目前为止,我们已经提出了VPEX3架构,该架构通过三层过孔掩模来改变逻辑,并进行了芯片试制和评估。在本文中,我们提出了新的VPEX4架构作为VPEX3的改进计划。我们报告说,这种改进提高了利用率,并增加了安装面积。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号