首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >割込みハンドラのハードウェア化を実現するシステムレベル設計手法
【24h】

割込みハンドラのハードウェア化を実現するシステムレベル設計手法

机译:实现中断处理程序硬件化的系统级设计方法

获取原文
获取原文并翻译 | 示例
           

摘要

本論文は,割込みで駆動する専用HWを設計可能な,制御システム向けのシステムレベル設計ツールについて述べる.制御システムは複雑化,処理の高度化が進み,それに伴い割込み処理の頻度が増加したことで,プロセッサ負荷の増加,消費電力の増加,割込み処理レイテンシの悪化といった問題が生じている.これらの問題を解決するため,割込みにより処理を開始し,処理中はセンサや入出力ハードウェアといったデバイスへ直接アクセスする専用ハードウェアが求められている.提案手法は,処理とデバイス間の通信,割込み,割込み処理を抽象化した制御システムモデルから,割込みで駆動するハードウェアを含む制御システムを設計可能である.モータ制御システムを対象とした評価実験により,提案手法を用いることで,プロセッサ負荷の削減,消費電力の削減,レイテンシの改善が可能なことを示す.
机译:本文介绍了一种用于控制系统的系统级设计工具,该工具可以设计由中断驱动的专用硬件。随着控制系统变得更加复杂并且处理变得更加复杂,中断处理的频率增加,这引起诸如处理器负荷增加,功耗增加以及中断处理等待时间恶化的问题。为了解决这些问题,需要专用硬件,该专用硬件通过中断开始处理,并在处理期间直接访问传感器和输入/输出硬件等设备。在提出的方法中,可以设计一个控制系统,该系统包括由控制系统模型中的中断驱动的硬件,该控制系统模型抽象化了设备之间的处理和通信,中断以及中断处理。针对电机控制系统的评估实验表明,所提出的方法可用于减少处理器负载,降低功耗并改善等待时间。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号