【24h】

動的再構成プロセッサMuCCRA-4の実装

机译:动态重建处理器MuCCRA-4的实现

获取原文
获取原文并翻译 | 示例
       

摘要

動的再構成プロセッサ(DRPA:Dynamically Reconfigurable Processor Array)は,そのエネルギー効率の高さにより組み込みデバイスのアクセラレータとして優れているが,最近の組み込みデバイスは高い性能を必要とするため,必ずしもこれに対応できていない.そこで,本報告では,まずDRPAのPEアレイの接続方式の変更,PE(Processing Element)のパイプライン化による動作周波数の向上を行った.次に,複数のPE間にまたがるデータハザードを原因とするストールに対処するため,Tiny Vector命令を提案した.この二つの改善手法により,ベースアーキテクチャと比較して約4倍の性能を実現することができた.
机译:动态可重配置处理器阵列(DRPA)由于具有高能效,因此是嵌入式设备的出色加速器,但是现代嵌入式设备需要高性能,因此并不总是能够处理这一问题。不。因此,在本报告中,我们首先更改了DRPA的PE阵列的连接方法,并通过制作PE(处理元素)流水线提高了工作频率。接下来,我们提出了Tiny Vector指令,以处理由跨越多个PE的数据危险引起的停顿。通过这两种改进方法,我们可以实现基本体系结构约四倍的性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号