...
首页> 外文期刊>電子情報通信学会技術研究報告. コンピュ-タシステム. Computer Systems >アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法
【24h】

アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法

机译:具有针对应用处理器的快速优化流水线配置的SIMD算术单元综合方法

获取原文
获取原文并翻译 | 示例

摘要

組み込みシステム向けのプロセッサに採用されるアプリケーションプロセッサには,低面積,高性能に加え,高い設計生産性が要求される.本稿では,アプリケーションプロセッサを対象としたハードウェア/ソフトウェア(HW/SW)協調合成システムSPADESにおいて,プロセッサコアに付加可能なSIMD演算ユニットを高速かつ最適なパイプライン構成で合成する手法を提案する.提案手法では,SIMD演算ユニットを遅延時間が最小となるようにパイプライン化し,SIMD演算ユニットがプロセッサコアのクリティカルパスとならない場合,クリティカルパス遅延を違反しない範囲内でSIMD演算ユニットの面積増加量が最小となる位置にパイプラインレジスタを挿入することで,従来手法よりもパイプラインレジスタ挿入時の面積増加量を抑えられる.高速に最適解を求められるため,プロセッサのアーキテクチャ構成を探索する場合にも有効である.本手法を組み込んだSIMD演算ユニット生成システムでは最終的にSIMD演算ユニットのHDL記述を生成する.計算機実験により,本手法の有効性を評価し結果を報告する.
机译:除了小面积和高性能外,还要求用于嵌入式系统处理器的应用处理器具有较高的设计生产率。在本文中,我们提出了一种用于合成SIMD算术单元的方法,该方法可以在应用处理器的硬件/软件(HW / SW)合成系统SPADES中以高速和最佳流水线配置添加到处理器内核中。在提出的方法中,对SIMD算术单元进行流水线处理,以使延迟时间最小化,并且如果SIMD算术单元未成为处理器核心的关键路径,则SIMD算术单元的面积增加将在不违反关键路径延迟的范围内增加。通过将流水线寄存器插入最小位置,与传统方法相比,可以抑制插入流水线寄存器时的面积增加。由于可以高速获得最佳解决方案,因此在搜索处理器的体系结构时也很有效。结合了该方法的SIMD算术单元生成系统最终生成SIMD算术单元的HDL描述。我们将通过计算机实验评估该方法的有效性并报告结果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号