首页> 外文期刊>電子情報通信学会技術研究報告. リコンフィギャラブルシステム. Reconfigurable Systems >ソフトコアプロセッサシステムの高信頼化に向けたコンテキスト同期手法
【24h】

ソフトコアプロセッサシステムの高信頼化に向けたコンテキスト同期手法

机译:用于软核处理器系统的高可靠性的上下文同步方法

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

SRAM型FPGAは,再構成可能という特徴を持つ反面,ソフトエラーにより回路構成が破壊される恐れがある.著者らは,これまでに三重冗長化,部分再構成および割込みを用いたコンテキスト同期を組合わせたソフトコアプロセッサの高信頼化手法を提案している.本論文では,ペリフェラル部命を対象とした再構成手法,およびコンテキスト同期手法を提案することで,システム全体の高信頼化を行った.その結果,先行研究と比較して,FIT (Failure In Time)を43.4%減少できることが分かった.
机译:尽管SRAM型FPGA具有可重新配置的特性,但存在由于软错误而损坏电路配置的风险。作者为软核处理器提出了一种高度可靠的方法,该方法结合了三重冗余,部分重构和使用中断的上下文同步。在本文中,我们通过提出外围部件的重构方法和上下文同步方法,提高了整个系统的可靠性。结果,发现与先前的研究相比,FIT(及时失效)可以减少43.4%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号