首页> 外文期刊>IEEE transactions on very large scale integration (VLSI) systems >A PVT-Tolerant MDLL Using a Frequency Calibrator and a Voltage Monitor
【24h】

A PVT-Tolerant MDLL Using a Frequency Calibrator and a Voltage Monitor

机译:使用频率校准器和电压监视器的耐PVT的MDLL

获取原文
获取原文并翻译 | 示例
           

摘要

In this brief, a multiplying delay-locked loop (MDLL) using a frequency calibrator (FC) and a voltage monitor (VM) is presented. This FC uses a delay-calibrated subsampling phase detector (SSPD) to reduce the frequency error. The VM is used to cover a wide frequency variation. This MDLL is fabricated in 40-nm CMOS technology. Its active area is 0.013 mm(2), and the power consumption is 5.2 mW from a supply of 1 V. It exhibits a root-mean-square jitter of 229 fs at 2.4-GHz output and the reference spur of -54.3 dBc under a reference clock of 150 MHz.
机译:在本简介中,提出了使用频率校准器(FC)和电压监视器(VM)的倍增延迟锁定环(MDLL)。该FC使用延迟校准的二次采样相位检测器(SSPD)来减少频率误差。 VM用于覆盖广泛的频率变化。该MDLL采用40纳米CMOS技术制造。它的有效面积为0.013 mm(2),电源电压为1 V时的功耗为5.2 mW。在2.4 GHz输出频率下,它的均方根抖动为229 fs,而在1.25 GHz下的基准杂散为-54.3 dBc。 150 MHz的参考时钟。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号