...
机译:具有TIA RX端接的80 mV摆动单端双二进制收发器,用于点对点DRAM接口
POSTECH, Gyeongbuk, Korea;
Multiplexing; Random access memory; Receivers; Resistance; Resistors; Transceivers; Transmitters; DRAM interface; duobinary; low-energy I/O; single-ended signaling; termination; trans-impedance amplifier (TIA); transceiver;
机译:用于点对点DRAM接口的具有四位四线四电平平衡编码的单端并行收发器
机译:用于具有开关二极管RX端接的TSV的40 mV摆动单端收发器
机译:用于Si载波通道上基于SiP的DRAM接口的65 nm CMOS中的16.8 Gbps /通道单端收发器
机译:单端点对点DRAM接口的收发器功耗降低了27%,TX和RX端接电阻均为4×Z0
机译:DRAM接口高速收发器的过程和温度耐受低功耗半自校准。
机译:通过逐层平均内部电势工程对氧化物界面进行化学特异的终止控制
机译:通过层层平均潜在工程通过层的化学终止控制氧化物界面