...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >The 10th Generation 16-Core SPARC64™ Processor for Mission Critical UNIX Server
【24h】

The 10th Generation 16-Core SPARC64™ Processor for Mission Critical UNIX Server

机译:适用于关键任务UNIX服务器的第十代16核SPARC64™处理器

获取原文
获取原文并翻译 | 示例
           

摘要

A 10th generation SPARC64 processor, fabricated in enhanced 28 nm CMOS, runs at 3.0 GHz and contains 16 cores with 24 MB shared L2 cache and system/DDR3/PCIe interfaces in 588 mm² die area. Using H-tree clock distribution network with shield wires, the average clock skew is minimized to 20 ps. Two-step read structure of GPR enables out-of-order execution across register windows. A large SMP system of up to 64 CPUs with ccNUMA uses a newly developed 14.5 GB/s SerDes. Column separation, alternate placement of master and slave latches and well slits are used to mitigate soft errors especially for multi-bit upsets. SER reduction is observed by neutron irradiation experiments.
机译:第10代SPARC64处理器采用增强型28 nm CMOS制造,工作频率为3.0 GHz,包含16个内核,在588mm²的裸片区域中具有24 MB共享的L2高速缓存和系统/ DDR3 / PCIe接口。使用带有屏蔽线的H树时钟分配网络,平均时钟偏斜最小化到20 ps。 GPR的两步读取结构使寄存器窗口中的命令可以无序执行。带有ccNUMA的多达64个CPU的大型SMP系统使用新开发的14.5 GB / s SerDes。列分离,主从锁存器和从属锁存器的交替放置以及孔缝用于减轻软错误,尤其是对于多位翻转而言。通过中子辐照实验观察到SER降低。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号