首页> 外文期刊>Real-time systems >Timing Analysis for Instruction Caches
【24h】

Timing Analysis for Instruction Caches

机译:指令缓存的时序分析

获取原文
获取原文并翻译 | 示例
           

摘要

This paper contributes a comprehensive study of a framework to bound worst-case instruction cache performance for caches with arbitrary levels of associativity. The framework is formally introduced, operationally described and its correctness is shown. Results of incorporating instruction cache predictions within pipeline simulation show that timing predictions for set-associative caches remain just as tight as predictions for direct- mapped caches.
机译:本文为框架的全面研究做出了贡献,该框架为具有任意关联性的高速缓存绑定最坏情况的指令高速缓存性能。正式介绍了该框架,对其进行了操作说明,并显示了其正确性。将指令缓存预测合并到流水线​​仿真中的结果表明,集关联缓存的时序预测与直接映射缓存的预测一样紧密。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号