...
首页> 外文期刊>日経マイクロデバイス >統計的解析によるバラつき対策を早期実用化チップの特徴に合わせたツールを開発
【24h】

統計的解析によるバラつき対策を早期実用化チップの特徴に合わせたツールを開発

机译:开发一种与芯片特性相匹配的工具,该工具已在统计分析的早期措施中付诸实践,以应对变化

获取原文
获取原文并翻译 | 示例

摘要

プロセス微細化によるバラつきを設計段階で考慮できる統計的タイミング解析ツール「SSTA:statistical static timing analyzer」が注目を集めている。多くのSSTAが研究レベルにとどまるなか,富士通はサーバー向けのハイエンド・プロセサに続いて,2006年10月からASICやSiファウンドリでもSSTAを使えるようにした。同社はそれぞれのチップの特徴に合わせて最適なSSTAを開発している。これら二つのSSTAはエンジン部分を共通化するなどして,開発のコストや期間を圧縮し,早期実用化を可能にした。
机译:统计时序分析工具“ SSTA:统计静态时序分析器”在设计阶段可以考虑由于过程小型化而引起的变化,引起了人们的关注。尽管许多SSTA仍处于研究水平,但富士通于2006年10月开始在服务器的高端处理器之后在ASIC和Si代工厂中使用SSTA。该公司正在根据每个芯片的特性开发最佳的SSTA。这两个SSTA通过使发动机零件成为通用零件并实现早期商业化,降低了开发成本和周期。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号