首页> 外文期刊>IEICE Transactions on Electronics >A Way Enabling Mechanism Based on the Branch Prediction Information for Low Power Instruction Cache
【24h】

A Way Enabling Mechanism Based on the Branch Prediction Information for Low Power Instruction Cache

机译:基于分支预测信息的低功耗指令缓存方式实现机制

获取原文
获取原文并翻译 | 示例
       

摘要

This paper presents a cache way enabling mechanism using branch target addresses. This mechanism uses branch prediction information to avoid the power consumption due to unnecessary cache way access by enabling only the cache way(s) that should be accessed. The proposed cache way enabling mechanism reduces the power consumption of the instruction cache by 63% without any performance degradation of the processor. An ARM1136 processor simulator and the Synopsys PrimeTime are used to perform the performance/power simulation and static timing analysis of the proposed mechanisms respectively.
机译:本文提出了一种使用分支目标地址的缓存方式启用机制。该机制使用分支预测信息,通过仅启用应访问的缓存方式来避免由于不必要的缓存方式访问而导致的功耗。所提出的高速缓存方式使能机制将指令高速缓存的功耗降低了63%,而不会降低处理器的性能。 ARM1136处理器模拟器和Synopsys PrimeTime分别用于执行所提出机制的性能/功耗模拟和静态时序分析。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号