首页> 外文期刊>電子情報通信学会技術研究報告 >FIFOを用いて実現するアレイプロセッサのための効率的なデータ入出力機構の提案
【24h】

FIFOを用いて実現するアレイプロセッサのための効率的なデータ入出力機構の提案

机译:利用FIFO实现阵列处理器高效数据输入/输出机制的建议。

获取原文
获取原文并翻译 | 示例
       

摘要

Data I/O management is very important to handle huge data effectively in signal and image processing with array processors. In this paper, we propose an effective data I/O architecture utilizing FIFOs tuned to an array processor. Several FIFOs are provided to store initial matrix data and partially processed results. By switching the FIFOs promptly and transferring data from (to) them to (from) the array processor, we can eliminate the data transfer itself between the external memory and the array processor, which often becomes a performance bottle-neck of array processors, and improve the I/O throughputs.%信号処理や画像処理を行なうアレイプロセッサは,扱うデータ量が多いため,効率的にデータの入出力を行なう必要がある.本稿では,FIFO を用いることでデータの入出力を効率的に行なう機構を提案する.入力行列と途中結果を保持するために複数本のFIFO を用意する.それらをタイミングよく切り替え,アレイプロセッサへのデータ転送を行なうことで,アレイプロセッサのボトルネックである外部メモリとの通信をなくし,入出力効率を上げることができる.
机译:本文提出了一种有效的数据I / O体系结构,它利用已调优至阵列处理器的FIFO来提供有效的数据I / O体系结构,并提供了多个FIFO来存储初始数据。矩阵数据和部分处理的结果。通过及时切换FIFO并将数据从阵列中的数据转移到阵列处理器中,我们可以消除外部存储器和阵列处理器之间的数据传输本身,后者通常成为性能瓶颈。 -阵列处理器的瓶颈,并提高了I / O吞吐量。%由于执行信号处理和图像处理的阵列处理器处理大量数据,因此有必要有效地输入和输出数据。在本文中,我们提出了一种通过使用FIFO有效输入和输出数据的机制。准备多个FIFO,以保存输入矩阵和中间结果。通过在适当的时间切换它们并将数据传输到阵列处理器,可以消除与外部存储器的通信(这是阵列处理器的瓶颈),并且可以提高输入/输出效率。

著录项

  • 来源
    《電子情報通信学会技術研究報告》 |2008年第415期|p.37-42|共6页
  • 作者单位

    会津大学大学院コンピュータ理工学研究科 〒965-8580 福島県会津若松市一箕町鶴賀;

    会津大学大学院コンピュータ理工学研究科 〒965-8580 福島県会津若松市一箕町鶴賀;

    会津大学大学院コンピュータ理工学研究科 〒965-8580 福島県会津若松市一箕町鶴賀;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 jpn
  • 中图分类
  • 关键词

    アレイプロセッサ; 入出力制御;

    机译:阵列处理器;I / O控制;
  • 入库时间 2022-08-18 00:36:46

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号