首页> 外文期刊>電子情報通信学会技術研究報告 >CIP法のFPGA実装における時空間パイプラインによる高速化
【24h】

CIP法のFPGA実装における時空間パイプラインによる高速化

机译:CIP方法在FPGA中的时空流水线加速

获取原文
获取原文并翻译 | 示例
       

摘要

著者らはこれまで,FDTD法のFPGA実装において時空間パイプラインという新しいハードウェアアルゴリズムを提案し,従来の並列計算より高速に計算できることを示した.一方,近年電磁界解析手法として提案されたCIP法は,従来のFDTD法より高精度であり,FDTD法と同一精度ではより小さい計算コストでの計算が期待できる.本報告では,電磁界解析の高速化のため,時空間パイプラインを用いてCIP法のFPGA実装を行う.また,PCにおけるCIP法およびFPGA実装におけるFDTD法と比較し,時空間パイプラインを用いたCIP法の低コスト性を示す.%We have proposed a new hardware algorithm named the Time and Space Pipeline (TSP), and have shown that the TSP can compute faster than conventional parallel computing. On the other hand, CIP method which have proposed as a method of electromagnetic field analysis. The CIP method has high accuracy and is expected that has lower computation cost than FDTD method at the same accuracy. We have implemented one-di mensional CIP method in FPGA, and have shown that the CIP method with the TSP has lower cost than CIP method on PC and FDTD method implemented in FPGA.
机译:作者在FDTD方法的FPGA实现中提出了一种称为时空流水线的新硬件算法,并表明它可以比传统的并行计算更快地执行。另一方面,最近被提议作为电磁场分析方法的CIP方法比传统的FDTD方法具有更高的精度,并且与FDTD方法具有相同的精度,可以期望以较小的计算成本进行计算。在本报告中,我们使用时空管线来实现CIP方法的FPGA,以加快电磁场分析的速度。此外,与PC上的CIP方法和FPGA实施中的FDTD方法相比,显示了使用时空管线的CIP方法的低成本。我们提出了一种新的硬件算法,称为时空管道(TSP),并证明了TSP的计算速度比传统的并行计算更快;另一方面,CIP方法被提出作为电磁场分析方法。 CIP方法具有较高的精度,并且期望在相同的精度下比FDTD方法具有更低的计算成本。我们在FPGA中实现了一维CIP方法,并且表明具有TSP的CIP方法比CIP方法具有更低的成本PC和FDTD方法在FPGA中实现。

著录项

  • 来源
    《電子情報通信学会技術研究報告》 |2009年第386期|p.157-161|共5页
  • 作者单位

    仙台電波工業高等専門学校専攻科電子システム工学専攻 〒989-3128 仙台市青葉区愛子中央4丁目16-1;

    仙台電波工業高等専門学校電子工学科 〒989-3128仙台市青葉区愛子中央4丁目16-1;

    東北大学東北アジア研究センター 〒980-8576 仙台市青葉区川内41;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 jpn
  • 中图分类
  • 关键词

    時空間パイプライン; CIP法; FDTD法; FPGA;

    机译:时空间パイプライン;CIP法;FDTD法;FPGA;
  • 入库时间 2022-08-18 00:34:52

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号