首页> 外文期刊>電子情報通信学会技術研究報告 >FPGAアレイを用いた再構成可能なHPCシステムの評価及び高位言語による回路生成
【24h】

FPGAアレイを用いた再構成可能なHPCシステムの評価及び高位言語による回路生成

机译:使用FPGA阵列评估可重构HPC系统并通过高级语言生成电路

获取原文
获取原文并翻译 | 示例
       

摘要

近年,HPCシステムを構成するアーキテクチャは多様化しつつある.我々はhw/sw複合体を基盤として,FPGAを用いたReconfigurable HPCシステムを作製した.本稿では,このシステムとCPUクラスタやGPGPUを用いたアーキテクチャとの比較結果を示す.また,FPGA上のに展開する回路作成の工数削減には,既存のソフトウェア資源の有効活用が必須である.そこで,高位言語からの回路生成の実験を行い,課題を報告する.%In recent years, HPC system architectures comprised of GPUs or FPGAs are becoming common. We propose a Reconfigurable HPC system based on a hardware/software complex system model including FPGAs, and compare its performance with CPU Clusters and CUDA based GPGPU implementations. In addition, we discuss thernmerits of using a hw/sw complex system which include integral components generated by high-level programming languages.
机译:近年来,组成HPC系统的体系结构是多种多样的,我们使用基于hw / sw复合体的FPGA构建了可重构的HPC系统,本文使用了该系统,CPU集群和GPGPU另外,有效利用现有软件资源对于减少创建要在FPGA上部署的电路所需的工时是必不可少的。我们提出了一种基于硬件/软件复杂系统模型(包括FPGA)的可重配置HPC系统,并将其性能与CPU集群和基于CUDA的GPGPU实现进行了比较。%近年来,由GPU或FPGA组成的HPC系统架构正变得越来越普遍。此外,我们讨论使用硬件/软件复杂系统的弊端,其中包括由高级编程语言生成的集成组件。

著录项

  • 来源
    《電子情報通信学会技術研究報告》 |2010年第319期|p.1-6|共6页
  • 作者单位

    東京農工大学 大学院 工学府 〒184-8588 東京都小金井市中町2-24-16;

    東京農工大学 大学院 工学府 〒184-8588 東京都小金井市中町2-24-16;

    東京農工大学 工学部 〒184-8588 東京都小金井市中町2-24-16;

    東京農工大学 工学部 〒184-8588 東京都小金井市中町2-24-16;

    東京農工大学 大学院 工学府 〒184-8588 東京都小金井市中町2-24-16;

    東京農工大学 大学院 工学府 〒184-8588 東京都小金井市中町2-24-16;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 jpn
  • 中图分类
  • 关键词

    hw/sw複合体; FPGA; reconfigurable HPC; GPGPU; 高位言語回路生成;

    机译:hw/sw复合体;FPGA;reconfigurable HPC;GPGPU;高位言语回路生成;
  • 入库时间 2022-08-18 00:34:22

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号