首页> 外文期刊>電子情報通信学会技術研究報告 >相補型デルタアナログーデジタル変換器の性能改善に向けた積分器の導入
【24h】

相補型デルタアナログーデジタル変換器の性能改善に向けた積分器の導入

机译:引入积分器以改善互补增量模数转换器的性能

获取原文
获取原文并翻译 | 示例
       

摘要

本稿では相補型デルタアナログーデジタル(A/D)変換器への積分器の導入について述べる。相補型デルタА/D変換器に積分器を組み込むことでSignal-to-Noise Ratio(SNR)を20dB改善することが可能である。積分器の導入にあたり、我々はまず相補型デルタA/D変換器のデジタル部にあたる積分器と間引きフィルタの動作実証を行い、6.5GHzまでの動作を確認した。さらに、同回路に変調器も組み合わせた相補型デルタA/D変換器全体での動作実証にも成功した。%We have studied the development of an SFQ integrator for improvement of complementary delta analog-to-digital converters. The complementary delta analog-to-digital converter which is incorporated the SFQ integrator makes it possible to improve the SNR about 20dB. Then, we demonstrated the integrator and the decimation filter which is digital circuits of the complementary delta ADC. As a result, the circuits operated up to 6.5 GHz. Furthermore, we successfully demonstrated the complementary delta analog-to-digital converter which is incorporated an SFQ integrator.
机译:本文介绍了将积分器引入互补的增量模数(A / D)转换器中的方法。通过在积分ΔA / D转换器中集成积分器,可以将信噪比(SNR)提高20 dB。在介绍积分器时,我们首先验证了积分delta A / D转换器数字部分的积分器和抽取滤波器的工作,并确认了工作频率高达6.5 GHz。此外,我们成功地演示了将相同电路与调制器结合在一起的整个互补增量A / D转换器的操作。 %我们已经研究了SFQ积分器的开发,以改进互补式增量模数转换器。SFQ积分器内置的互补式增量模数转换器可以将SNR提高约20dB。演示了积分器和抽取滤波器,抽取滤波器是互补增量ADC的数字电路。结果,这些电路的工作频率高达6.5 GHz.Excel,我们成功演示了集成了SFQ积分器的互补增量模数转换器。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号